NEUROMODULE DEVICE AND QUEUING METHOD PERFORMED ON THE SAME
The present invention relates to a method for operating spikes in a neuromorphic device, comprising the steps of: (a) receiving an address of a spiking neuron; (b) providing an index address concurrently designating a previous and a posterior neuron element existing at each of a plurality of paralle...
Saved in:
Main Authors | , , , , , , , , , |
---|---|
Format | Patent |
Language | English Korean |
Published |
13.01.2021
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | The present invention relates to a method for operating spikes in a neuromorphic device, comprising the steps of: (a) receiving an address of a spiking neuron; (b) providing an index address concurrently designating a previous and a posterior neuron element existing at each of a plurality of parallel look-up table (LUT) modules divided according to a first synapse address among synapse addresses; (c) providing at least one between a presynaptic neuron address and a postsynaptic neuron address existing at the previous and the posterior neuron element according to the index address; (d) comparing the spiking neuron address with one between the presynaptic neuron address and the postsynaptic neuron address; and (e) if a coincidence is generated through the comparison, merging the first synapse address with the index address to output the merged address as the address of a synapse connected to the spiking neuron. The present invention can effectively process signals between blocks in the process of applying a look-up table reading technology for on-chip learning.
본 발명은 뉴로모픽 장치의 스파이크 연산 방법에 관한 것으로, (a) 스파이킹(spiking) 뉴런의 주소를 수신하는 단계; (b) 시냅스 주소 중 제1 시냅스 주소로 분할된 복수의 병렬 LUT(Look-up Table) 모듈들 각각에 있는 전후 뉴런 엘리먼트를 동시에 지정하는 인덱스 주소를 제공하는 단계; (c) 상기 인덱스 주소에 따라 상기 전후 뉴런 엘리먼트에 있는 프리시냅틱(presynaptic) 뉴런 및 포스트시냅틱(postsynaptic) 뉴런의 주소 중 적어도 하나를 제공하는 단계; (d) 상기 스파이킹 뉴런의 주소를 상기 프리시냅틱 뉴런 또는 상기 포스트시냅틱 뉴런의 주소 중 하나와 비교하는 단계; 및 (e) 상기 비교를 통해 일치가 발생되면 상기 제1 시냅스 주소와 상기 인덱스 주소를 병합하여 상기 스파이킹 뉴런과 연결된 시냅스의 주소로서 출력하는 단계를 포함한다. |
---|---|
Bibliography: | Application Number: KR20190080628 |