MEMORY SYSTEM AND OPERATING METHOD THEREOF

According to embodiments of the present invention, a memory system comprises: a memory; a data strobe signal (DQS) for the memory; and a controller for providing data synchronized with an internal DQS. The controller includes a signal generation unit for generating the DQS, an inverting unit for sel...

Full description

Saved in:
Bibliographic Details
Main Author NOH HYUN JIN
Format Patent
LanguageEnglish
Korean
Published 18.11.2020
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:According to embodiments of the present invention, a memory system comprises: a memory; a data strobe signal (DQS) for the memory; and a controller for providing data synchronized with an internal DQS. The controller includes a signal generation unit for generating the DQS, an inverting unit for selectively outputting one of a non-inverted DQS having the same phase as the DQS and an inverted DQS having an inverted phase with respect to the DQS based on an inverted signal of the input DQS, a delay unit for outputting the internal DQS by delaying a phase based on a delay signal of the inverted or the non-inverted DQS, and a training unit for performing a verification operation for the synchronized data and generating the inverted signal and the delay signal according to a result of the verification operation, wherein the training unit generates the inverted signal such that the inverting unit outputs the inverted DQS when the verification operation is passed, generates the delay signal by increasing a value of the delay signal until the verification operation fails, and generates the inverted signal such that the inverting unit outputs the non-inverted DQS when the verification operation fails. According to the present invention, data transmission efficiency can be improved. 본 발명의 실시 예들에 따른 메모리 시스템에 있어서, 메모리; 및 상기 메모리로 데이터 스트로브 신호(Data Strobe Signal: DQS); 및 인터널 데이터 스트로브 신호에 동기화된 데이터를 제공하는 컨트롤러를 포함하되, 상기 컨트롤러는 상기 데이터 스트로브 신호를 생성하는 신호 생성부, 입력된 상기 데이터 스트로브 신호를 반전 신호에 기초하여, 상기 데이터 스트로브 신호와 동일한 위상을 가지는 비반전 데이터 스트로브 신호와 상기 데이터 스트로브 신호와 반전된 위상을 가지는 반전 데이터 스트로브 신호 중 어느 하나를 선택적으로 출력하는 반전부, 상기 반전 또는 비반전 데이터 스트로브 신호를 지연 신호에 기초하여 위상을 지연시켜 상기 인터널 데이터 스트로브 신호를 출력하는 지연부 및 상기 동기화된 데이터에 대한 검증 동작을 수행하고, 상기 검증 동작의 결과에 따라 상기 반전 신호 및 상기 지연 신호를 생성하는 트레이닝부를 포함하며, 상기 트레이닝부는 상기 검증 동작이 패스되는 경우, 상기 반전부가 상기 반전 데이터 스트로브 신호를 출력하도록 상기 반전 신호를 생성하고, 상기 검증 동작이 실패할 때까지 상기 지연 신호의 값을 증가시켜 상기 지연 신호를 생성하고, 상기 검증 동작이 실패하면 상기 반전부가 상기 비반전된 데이터 스트로브 신호를 출력하도록 상기 반전 신호를 생성하는 메모리 시스템이 개시된다.
Bibliography:Application Number: KR20190054224