메모리 어레이에서의 풀 바이어스 감지

메모리 어레이에서의 풀 바이어스 감지를 위한 방법, 시스템, 및 장치가 기재된다. 셀과 선택 구성요소 간 중간 전극의 잔류 전하가 방전될 수 있도록 어레이 내 셀의 액세스 동작의 다양한 실시예의 타이밍이 정해질 수 있다. 타 셀과 연관된 중간 전극의 잔류 전하가 방전될 수 있도록 액세스 동작의 타이밍이 또한 정해질 수 있다. 타깃 셀에 대한 액세스 동작과 함께, 또 다른 셀의 중간 전극의 잔류 전하가 방전될 수 있으며 그 후 타깃 셀이 액세스될 수 있다. 셀과 전자 통신하는 커패시터가 충전될 수 있고 셀의 논리 상태가 커패시터의 전...

Full description

Saved in:
Bibliographic Details
Main Authors DI VINCENZO UMBERTO, BEDESCHI FERDINANDO
Format Patent
LanguageKorean
Published 01.04.2019
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:메모리 어레이에서의 풀 바이어스 감지를 위한 방법, 시스템, 및 장치가 기재된다. 셀과 선택 구성요소 간 중간 전극의 잔류 전하가 방전될 수 있도록 어레이 내 셀의 액세스 동작의 다양한 실시예의 타이밍이 정해질 수 있다. 타 셀과 연관된 중간 전극의 잔류 전하가 방전될 수 있도록 액세스 동작의 타이밍이 또한 정해질 수 있다. 타깃 셀에 대한 액세스 동작과 함께, 또 다른 셀의 중간 전극의 잔류 전하가 방전될 수 있으며 그 후 타깃 셀이 액세스될 수 있다. 셀과 전자 통신하는 커패시터가 충전될 수 있고 셀의 논리 상태가 커패시터의 전하량을 기초로 결정된다. 커패시터를 충전하기 위한 타이밍이 셀 또는 또 다른 셀의 중간 전극을 방전하기 위한 시점과 관련될 수 있다. Methods, systems, and apparatuses for full bias sensing in a memory array are described. Various embodiments of an access operation of a cell in a array may be timed to allow residual charge of a middle electrode between the cell and a selection component to discharge. Access operations may also be timed to allow residual charge of middle electrodes associated with other cells to be discharged. In conjunction with an access operation for a target cell, a residual charge of a middle electrode of another cell may be discharged, and the target cell may then be accessed. A capacitor in electronic communication with a cell may be charged and a logic state of the cell determined based on the charge of the capacitor. The timing for charging the capacitor may be related to the time for discharging a middle electrode of the cell or another cell.
Bibliography:Application Number: KR20197008057