플립-플롭들을 이용한 전력 관리
유지 피처를 가지는 플립-플롭들을 이용하여 전력을 관리하기 위한 집적 회로(IC)가 본원에서 개시된다. 일 예시적 양상에서, IC는 정전력 레일(KPR), 콜랩서블 전력 레일(CPR), 다수의 플립-플롭들(206) 및 전력 관리 회로(306)를 포함한다. 다수의 플립-플롭들의 각각의 플립-플롭(206)은 콜랩서블 전력 레일(CPR)에 커플링된 마스터 부분(302) 및 정전력 레일(KPR)에 커플링된 슬래이브 부분(304)을 포함한다. 전력 관리 회로(306)는 클럭 신호(208)와 유지 신호(210)를 결합형 제어 신호(CCS)로...
Saved in:
Main Authors | , , , , , |
---|---|
Format | Patent |
Language | Korean |
Published |
10.05.2018
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Abstract | 유지 피처를 가지는 플립-플롭들을 이용하여 전력을 관리하기 위한 집적 회로(IC)가 본원에서 개시된다. 일 예시적 양상에서, IC는 정전력 레일(KPR), 콜랩서블 전력 레일(CPR), 다수의 플립-플롭들(206) 및 전력 관리 회로(306)를 포함한다. 다수의 플립-플롭들의 각각의 플립-플롭(206)은 콜랩서블 전력 레일(CPR)에 커플링된 마스터 부분(302) 및 정전력 레일(KPR)에 커플링된 슬래이브 부분(304)을 포함한다. 전력 관리 회로(306)는 클럭 신호(208)와 유지 신호(210)를 결합형 제어 신호(CCS)로 결합시키고, 결합형 제어 신호를 다수의 플립-플롭들의 각각의 플립-플롭에 제공하도록 구성된다.
An integrated circuit (IC) is disclosed herein for managing power with flip-flops having a retention feature. In an example aspect, an IC includes a constant power rail, a collapsible power rail, multiple flip-flops, and power management circuitry. Each flip-flop of the multiple flip-flops includes a master portion that is coupled to the collapsible power rail and a slave portion that is coupled to the constant power rail. The power management circuitry is configured to combine a clock signal and a retention signal into a combined control signal and to provide the combined control signal to each flip-flop of the multiple flip-flops. |
---|---|
AbstractList | 유지 피처를 가지는 플립-플롭들을 이용하여 전력을 관리하기 위한 집적 회로(IC)가 본원에서 개시된다. 일 예시적 양상에서, IC는 정전력 레일(KPR), 콜랩서블 전력 레일(CPR), 다수의 플립-플롭들(206) 및 전력 관리 회로(306)를 포함한다. 다수의 플립-플롭들의 각각의 플립-플롭(206)은 콜랩서블 전력 레일(CPR)에 커플링된 마스터 부분(302) 및 정전력 레일(KPR)에 커플링된 슬래이브 부분(304)을 포함한다. 전력 관리 회로(306)는 클럭 신호(208)와 유지 신호(210)를 결합형 제어 신호(CCS)로 결합시키고, 결합형 제어 신호를 다수의 플립-플롭들의 각각의 플립-플롭에 제공하도록 구성된다.
An integrated circuit (IC) is disclosed herein for managing power with flip-flops having a retention feature. In an example aspect, an IC includes a constant power rail, a collapsible power rail, multiple flip-flops, and power management circuitry. Each flip-flop of the multiple flip-flops includes a master portion that is coupled to the collapsible power rail and a slave portion that is coupled to the constant power rail. The power management circuitry is configured to combine a clock signal and a retention signal into a combined control signal and to provide the combined control signal to each flip-flop of the multiple flip-flops. |
Author | KOCHURI SAI PRADEEP BHAN DIVJYOT VILANGUDIPITCHAI RAMAPRASATH NAJDESAMII PARISSA PANT HARSHAT CAO LIPENG |
Author_xml | – fullname: KOCHURI SAI PRADEEP – fullname: PANT HARSHAT – fullname: CAO LIPENG – fullname: BHAN DIVJYOT – fullname: VILANGUDIPITCHAI RAMAPRASATH – fullname: NAJDESAMII PARISSA |
BookMark | eNrjYmDJy89L5WTQfjul5_WyvbogauHa15OXvJnbovBm7pY3s1a-nTpH4c2CltcLliq82tLwetkaHgbWtMSc4lReKM3NoOzmGuLsoZtakB-fWlyQmJyal1oS7x1kZGBoYWBgYmloYuRoTJwqAG-gOCw |
ContentType | Patent |
DBID | EVB |
DatabaseName | esp@cenet |
DatabaseTitleList | |
Database_xml | – sequence: 1 dbid: EVB name: esp@cenet url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP sourceTypes: Open Access Repository |
DeliveryMethod | fulltext_linktorsrc |
Discipline | Medicine Chemistry Sciences |
ExternalDocumentID | KR20180049142A |
GroupedDBID | EVB |
ID | FETCH-epo_espacenet_KR20180049142A3 |
IEDL.DBID | EVB |
IngestDate | Fri Jul 19 15:40:26 EDT 2024 |
IsOpenAccess | true |
IsPeerReviewed | false |
IsScholarly | false |
Language | Korean |
LinkModel | DirectLink |
MergedId | FETCHMERGED-epo_espacenet_KR20180049142A3 |
Notes | Application Number: KR20187011523 |
OpenAccessLink | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20180510&DB=EPODOC&CC=KR&NR=20180049142A |
ParticipantIDs | epo_espacenet_KR20180049142A |
PublicationCentury | 2000 |
PublicationDate | 20180510 |
PublicationDateYYYYMMDD | 2018-05-10 |
PublicationDate_xml | – month: 05 year: 2018 text: 20180510 day: 10 |
PublicationDecade | 2010 |
PublicationYear | 2018 |
RelatedCompanies | QUALCOMM INCORPORATED |
RelatedCompanies_xml | – name: QUALCOMM INCORPORATED |
Score | 3.1034873 |
Snippet | 유지 피처를 가지는 플립-플롭들을 이용하여 전력을 관리하기 위한 집적 회로(IC)가 본원에서 개시된다. 일 예시적 양상에서, IC는 정전력 레일(KPR), 콜랩서블 전력 레일(CPR), 다수의 플립-플롭들(206) 및 전력 관리 회로(306)를 포함한다. 다수의 플립-플롭들의 각각의... |
SourceID | epo |
SourceType | Open Access Repository |
SubjectTerms | BASIC ELECTRONIC CIRCUITRY ELECTRICITY PULSE TECHNIQUE |
Title | 플립-플롭들을 이용한 전력 관리 |
URI | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20180510&DB=EPODOC&locale=&CC=KR&NR=20180049142A |
hasFullText | 1 |
inHoldings | 1 |
isFullTextHit | |
isPrint | |
link | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwY2BQSbRINjVMSjPQNU9MNtc1SU021LVMMkjWNUwF3QCXaJhoBB7M8fUz8wg18YowjWBiyIHthQGfE1oOPhwRmKOSgfm9BFxeFyAGsVzAayuL9ZMygUL59m4hti5q0N6xoQUojam5ONm6Bvi7-DurOTvbegep-QVB5ICtYUMTI0dmBlZgQ9oclB9cw5xA-1IKkCsVN0EGtgCgeXklQgxM2fnCDJzOsLvXhBk4fKFT3kAmNPcVizBov53S83rZXl0QtXDt68lL3sxtUXgzd8ubWSvfTp2j8GZBy-sFSxVebWl4vWyNKIOym2uIs4cu0NZ4uCfjvYOQnWgsxsAC7P6nSjAomKQCK3Fz46SkpGQDE-M08IHuRhZJScB2QKKJUaKxJIMMPpOk8EtLM3CBuLrg80hlGFhKikpTZYHVbEmSHDh0AM5Si70 |
link.rule.ids | 230,309,783,888,25576,76876 |
linkProvider | European Patent Office |
linkToHtml | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwY2BQSbRINjVMSjPQNU9MNtc1SU021LVMMkjWNUwF3QCXaJhoBB7M8fUz8wg18YowjWBiyIHthQGfE1oOPhwRmKOSgfm9BFxeFyAGsVzAayuL9ZMygUL59m4hti5q0N6xoQUojam5ONm6Bvi7-DurOTvbegep-QVB5ICtYUMTI0dmBlZgI9sclB9cw5xA-1IKkCsVN0EGtgCgeXklQgxM2fnCDJzOsLvXhBk4fKFT3kAmNPcVizBov53S83rZXl0QtXDt68lL3sxtUXgzd8ubWSvfTp2j8GZBy-sFSxVebWl4vWyNKIOym2uIs4cu0NZ4uCfjvYOQnWgsxsAC7P6nSjAomKQCK3Fz46SkpGQDE-M08IHuRhZJScB2QKKJUaKxJIMMPpOk8EvLM3B6hPj6xPt4-nlLM3CBpHTBZ5PKMLCUFJWmygKr3JIkOXBIAQCHJ46w |
openUrl | ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=%ED%94%8C%EB%A6%BD-%ED%94%8C%EB%A1%AD%EB%93%A4%EC%9D%84+%EC%9D%B4%EC%9A%A9%ED%95%9C+%EC%A0%84%EB%A0%A5+%EA%B4%80%EB%A6%AC&rft.inventor=KOCHURI+SAI+PRADEEP&rft.inventor=PANT+HARSHAT&rft.inventor=CAO+LIPENG&rft.inventor=BHAN+DIVJYOT&rft.inventor=VILANGUDIPITCHAI+RAMAPRASATH&rft.inventor=NAJDESAMII+PARISSA&rft.date=2018-05-10&rft.externalDBID=A&rft.externalDocID=KR20180049142A |