플립-플롭들을 이용한 전력 관리
유지 피처를 가지는 플립-플롭들을 이용하여 전력을 관리하기 위한 집적 회로(IC)가 본원에서 개시된다. 일 예시적 양상에서, IC는 정전력 레일(KPR), 콜랩서블 전력 레일(CPR), 다수의 플립-플롭들(206) 및 전력 관리 회로(306)를 포함한다. 다수의 플립-플롭들의 각각의 플립-플롭(206)은 콜랩서블 전력 레일(CPR)에 커플링된 마스터 부분(302) 및 정전력 레일(KPR)에 커플링된 슬래이브 부분(304)을 포함한다. 전력 관리 회로(306)는 클럭 신호(208)와 유지 신호(210)를 결합형 제어 신호(CCS)로...
Saved in:
Main Authors | , , , , , |
---|---|
Format | Patent |
Language | Korean |
Published |
10.05.2018
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | 유지 피처를 가지는 플립-플롭들을 이용하여 전력을 관리하기 위한 집적 회로(IC)가 본원에서 개시된다. 일 예시적 양상에서, IC는 정전력 레일(KPR), 콜랩서블 전력 레일(CPR), 다수의 플립-플롭들(206) 및 전력 관리 회로(306)를 포함한다. 다수의 플립-플롭들의 각각의 플립-플롭(206)은 콜랩서블 전력 레일(CPR)에 커플링된 마스터 부분(302) 및 정전력 레일(KPR)에 커플링된 슬래이브 부분(304)을 포함한다. 전력 관리 회로(306)는 클럭 신호(208)와 유지 신호(210)를 결합형 제어 신호(CCS)로 결합시키고, 결합형 제어 신호를 다수의 플립-플롭들의 각각의 플립-플롭에 제공하도록 구성된다.
An integrated circuit (IC) is disclosed herein for managing power with flip-flops having a retention feature. In an example aspect, an IC includes a constant power rail, a collapsible power rail, multiple flip-flops, and power management circuitry. Each flip-flop of the multiple flip-flops includes a master portion that is coupled to the collapsible power rail and a slave portion that is coupled to the constant power rail. The power management circuitry is configured to combine a clock signal and a retention signal into a combined control signal and to provide the combined control signal to each flip-flop of the multiple flip-flops. |
---|---|
Bibliography: | Application Number: KR20187011523 |