CIRCUIT ASSEMBLIES AND METHOD OF MANUFACTURE THEREOF
본 명세서에는 폴리에테르이미드 유전층; 상기 유전층 상에 배치된 전도성 금속층; 및 상기 유전층의, 상기 전도성 금속층이 배치된 면의 반대쪽 면에 배치된 지지 금속 매트릭스층을 포함하는 회로 조립체가 개시된다. 상기 폴리에테르이미드 유전층는 유리 전이 온도가 200℃ 이상인 폴리에테르이미드를 포함한다. 상기 회로 조립체는, SJ 20780-2000에 따른 30분 동안의 280℃의 열적 스트레스 전후에, IPC-TM-650 테스트 방법에 따라 측정된,10% 이내의 동일한 접착력을 갖는다. 또한, 상기 회로 조립체의 제조 방법 및 상기...
Saved in:
Main Authors | , , |
---|---|
Format | Patent |
Language | English Korean |
Published |
18.01.2017
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Abstract | 본 명세서에는 폴리에테르이미드 유전층; 상기 유전층 상에 배치된 전도성 금속층; 및 상기 유전층의, 상기 전도성 금속층이 배치된 면의 반대쪽 면에 배치된 지지 금속 매트릭스층을 포함하는 회로 조립체가 개시된다. 상기 폴리에테르이미드 유전층는 유리 전이 온도가 200℃ 이상인 폴리에테르이미드를 포함한다. 상기 회로 조립체는, SJ 20780-2000에 따른 30분 동안의 280℃의 열적 스트레스 전후에, IPC-TM-650 테스트 방법에 따라 측정된,10% 이내의 동일한 접착력을 갖는다. 또한, 상기 회로 조립체의 제조 방법 및 상기 회로 조립체를 포함하는 물품이 개시된다.
Disclosed herein is a circuit assembly including a polyetherimide dielectric layer; a conductive metal layer disposed on the dielectric layer; and a supporting metal matrix layer disposed on the dielectric layer on a side opposite the conductive metal layer. The polyetherimide dielectric layer includes a polyetherimide having a glass transition temperature of 200° C. or more. The circuit assembly has the same adhesion, within+10%, as determined by IPC-TM-650 test methods, before and after thermal stress at 280° C. for 30 minutes in accordance with SJ 20780-2000. Also disclosed are methods of preparing the circuit assembly, and articles including the circuit assembly. |
---|---|
AbstractList | 본 명세서에는 폴리에테르이미드 유전층; 상기 유전층 상에 배치된 전도성 금속층; 및 상기 유전층의, 상기 전도성 금속층이 배치된 면의 반대쪽 면에 배치된 지지 금속 매트릭스층을 포함하는 회로 조립체가 개시된다. 상기 폴리에테르이미드 유전층는 유리 전이 온도가 200℃ 이상인 폴리에테르이미드를 포함한다. 상기 회로 조립체는, SJ 20780-2000에 따른 30분 동안의 280℃의 열적 스트레스 전후에, IPC-TM-650 테스트 방법에 따라 측정된,10% 이내의 동일한 접착력을 갖는다. 또한, 상기 회로 조립체의 제조 방법 및 상기 회로 조립체를 포함하는 물품이 개시된다.
Disclosed herein is a circuit assembly including a polyetherimide dielectric layer; a conductive metal layer disposed on the dielectric layer; and a supporting metal matrix layer disposed on the dielectric layer on a side opposite the conductive metal layer. The polyetherimide dielectric layer includes a polyetherimide having a glass transition temperature of 200° C. or more. The circuit assembly has the same adhesion, within+10%, as determined by IPC-TM-650 test methods, before and after thermal stress at 280° C. for 30 minutes in accordance with SJ 20780-2000. Also disclosed are methods of preparing the circuit assembly, and articles including the circuit assembly. |
Author | YANG JIAN VAN ZYL ANDRIES J.P PAN SHENGPING |
Author_xml | – fullname: PAN SHENGPING – fullname: YANG JIAN – fullname: VAN ZYL ANDRIES J.P |
BookMark | eNrjYmDJy89L5WQwcfYMcg71DFFwDA529XXy8XQNVnD0c1HwdQ3x8HdR8HdT8HX0C3VzdA4JDXJVCPFwDXL1d-NhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHeQUYGhuYGBgbmRqaWjsbEqQIAW8sp4w |
ContentType | Patent |
DBID | EVB |
DatabaseName | esp@cenet |
DatabaseTitleList | |
Database_xml | – sequence: 1 dbid: EVB name: esp@cenet url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP sourceTypes: Open Access Repository |
DeliveryMethod | fulltext_linktorsrc |
Discipline | Medicine Chemistry Sciences |
DocumentTitleAlternate | 회로 조립체 및 이의 제조 방법 |
ExternalDocumentID | KR20170007259A |
GroupedDBID | EVB |
ID | FETCH-epo_espacenet_KR20170007259A3 |
IEDL.DBID | EVB |
IngestDate | Fri Jul 19 16:06:10 EDT 2024 |
IsOpenAccess | true |
IsPeerReviewed | false |
IsScholarly | false |
Language | English Korean |
LinkModel | DirectLink |
MergedId | FETCHMERGED-epo_espacenet_KR20170007259A3 |
Notes | Application Number: KR20167029023 |
OpenAccessLink | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20170118&DB=EPODOC&CC=KR&NR=20170007259A |
ParticipantIDs | epo_espacenet_KR20170007259A |
PublicationCentury | 2000 |
PublicationDate | 20170118 |
PublicationDateYYYYMMDD | 2017-01-18 |
PublicationDate_xml | – month: 01 year: 2017 text: 20170118 day: 18 |
PublicationDecade | 2010 |
PublicationYear | 2017 |
RelatedCompanies | SABIC GLOBAL TECHNOLOGIES B.V |
RelatedCompanies_xml | – name: SABIC GLOBAL TECHNOLOGIES B.V |
Score | 3.0324106 |
Snippet | 본 명세서에는 폴리에테르이미드 유전층; 상기 유전층 상에 배치된 전도성 금속층; 및 상기 유전층의, 상기 전도성 금속층이 배치된 면의 반대쪽 면에 배치된 지지 금속 매트릭스층을 포함하는 회로 조립체가 개시된다. 상기 폴리에테르이미드 유전층는 유리 전이 온도가 200℃ 이상인... |
SourceID | epo |
SourceType | Open Access Repository |
SubjectTerms | CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR ELECTRICITY LAYERED PRODUCTS LAYERED PRODUCTS, i.e. PRODUCTS BUILT-UP OF STRATA OF FLAT ORNON-FLAT, e.g. CELLULAR OR HONEYCOMB, FORM MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS PERFORMING OPERATIONS PRINTED CIRCUITS TRANSPORTING |
Title | CIRCUIT ASSEMBLIES AND METHOD OF MANUFACTURE THEREOF |
URI | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20170118&DB=EPODOC&locale=&CC=KR&NR=20170007259A |
hasFullText | 1 |
inHoldings | 1 |
isFullTextHit | |
isPrint | |
link | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3dT4MwEL_MadQ3nRo_pmmi4Y0Y1jLggRgoJcwJLAzM3pbBIDEaWBzGf98Wme5pb20vufaaXO96vfsV4GGY5sYiL7CsYCWXicD7FChasrI0ioxoAkGrybYIhl5CnmfqrAMfm1qYBif0uwFH5BqVcX2vm_N69R_EcprcyvVj-saHqic3Nh2pvR0LcHGuzo5tsknohFSi1BxHUhD90gRMtmpYe7DPHWlNJICxV1vUpay2jYp7AgcTzq-sT6HzXvXgiG7-XuvBod8-efNmq33rMyB0FNFkFCNrOmW-_cI9OWQFDvJZ7IUOCl3kW0HiWlSkMqDYYxEL3XO4d1lMPZlPP_-Tdj6OtteKL6BbVmV-CUglqZ4RFROcDgjWM4MYCw0XS52LYgyy7Ar6uzhd7ybfwLHoiuiCovehW39-5bfc3tbpXbNNP19ofNs |
link.rule.ids | 230,309,783,888,25578,76884 |
linkProvider | European Patent Office |
linkToHtml | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3dS8MwED_mFOebTmXq1IDStyJd0q19GNKmKZ3rx-g62VtZuxZEWYer-O-b1E73tLeQg8sH_HKXy90vAI_9JNMXWY5lBSuZTATfp2DRkpWlnqdkIBi0qmwLv-_MyMtcnTfgY1sLU_GEflfkiBxRKcd7WZ3X6_8gllXlVm6ekjfeVTzb0dCS6tuxIBfncLbMIZsEVkAlSofjUPLDX5mgyVZ14wAOuZOtCaZ99mqKupT1rlGxT-FowvWtyjNovBdtaNHt32ttOPbqJ2_erNG3OQdCRyGdjSJkTKfMM13uySHDt5DHIiewUGAjz_BntkFFKgOKHBaywL6AB5tF1JH58PHfauNxuDtXfAnNVbHKOoBUkmgpUTHBSY9gLdWJvhjgfKlx0Om9NL2C7j5N1_vF99ByIs-N3ZE_voETIRKRBkXrQrP8_Mpuue0tk7tqy34AYhZ_yw |
openUrl | ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=CIRCUIT+ASSEMBLIES+AND+METHOD+OF+MANUFACTURE+THEREOF&rft.inventor=PAN+SHENGPING&rft.inventor=YANG+JIAN&rft.inventor=VAN+ZYL+ANDRIES+J.P&rft.date=2017-01-18&rft.externalDBID=A&rft.externalDocID=KR20170007259A |