SEMICONDUCTOR DEVICE AND METHOD OF FABRICATING THE SAME

A three-dimensional semiconductor device includes a substrate which includes a cell array region, a word line contact region, and a peripheral circuit region; gate electrodes which are extended from the cell array region to the word line contact region, and are stacked on the substrate; a channel ho...

Full description

Saved in:
Bibliographic Details
Main Authors YOO, DONG CHUL, KIM, CHAE HO, AHN, JAE YOUNG, LEE, WOONG
Format Patent
LanguageEnglish
Korean
Published 23.02.2016
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:A three-dimensional semiconductor device includes a substrate which includes a cell array region, a word line contact region, and a peripheral circuit region; gate electrodes which are extended from the cell array region to the word line contact region, and are stacked on the substrate; a channel hole which penetrates the gate electrodes of the cell array region to expose the active region of the substrate; and a dummy hole which penetrates the gate electrodes of the word line contact region to expose a device isolation layer of the substrate. A semiconductor pattern can be formed only in the channel hole except for the dummy hole. 3차원 반도체 장치는 셀 어레이 영역, 워드라인 콘택 영역 및 주변 회로 영역을 포함하는 기판, 상기 셀 어레이 영역에서 워드라인 콘택 영역으로 연장되어 상기 기판 상에 적층된 게이트 전극들, 상기 셀 어레이 영역의 게이트 전극들을 관통하여 상기 기판의 활성 영역을 노출하는 채널 홀, 상기 워드라인 콘택 영역의 게이트 전극들을 관통하여 기판의 소자 분리막을 노출하는 더미 홀을 포함하되, 상기 더미 홀을 제외한 상기 채널 홀 내에만 반도체 패턴이 형성될 수 있다.
Bibliography:Application Number: KR20140104417