SEMICONDUCTOR DEVICE AND POWER SUPPLY CONTROL PROCESSING METHOD FOR CONTROL CIRCUIT OF SEMICONDUCTOR DEVICE

To provide a semiconductor device configured to shorten the standby recovery time for transitioning from a standby mode to an active mode.SOLUTION: A semiconductor device includes: a first regulator electrically connected to a first power supply line; a second regulator electrically connected to a s...

Full description

Saved in:
Bibliographic Details
Main Author UEKI HIROSHI
Format Patent
LanguageEnglish
Japanese
Published 21.12.2023
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:To provide a semiconductor device configured to shorten the standby recovery time for transitioning from a standby mode to an active mode.SOLUTION: A semiconductor device includes: a first regulator electrically connected to a first power supply line; a second regulator electrically connected to a second power supply line; a control circuit configured to control the first and second regulators; and two or more functional circuit modules electrically connectable to the first power supply line and the second power supply line. When all the functional circuit modules are set to a power-on state (active mode), the control circuit controls the first regulator to output a voltage to the first power supply line and the second regulator to output a voltage to the second power supply line, and when some functional circuit modules are set to a power-off state (standby mode), the control circuit controls the first regulator to output a voltage to the first power supply line and the second regulator not to output a voltage to the second power supply line.SELECTED DRAWING: Figure 3 【課題】スタンバイモードからアクティブモードに移行するスタンバイ復帰時間を短縮する半導体装置を提供すること。【解決手段】第1の電源ラインに電気的に接続された第1のレギュレータと、第2の電源ラインに電気的に接続された第2のレギュレータと、第1のレギュレータ及び第2のレギュレータを制御する制御回路と、第1の電源ライン及び第2の電源ラインと電気的に接続可能な少なくとも2つ以上の機能回路モジュールを備え、制御回路は、全ての機能回路モジュールを電源導通状態にする場合(アクティブモード)には、第1のレギュレータが第1の電源ラインに電圧を出力し、第2のレギュレータが第2の電源ラインに電圧を出力するように制御し、一部の機能回路モジュールを電源遮断状態にする場合(スタンバイモード)には、第1のレギュレータが第1の電源ラインに電圧を出力し、第2のレギュレータが第2の電源ラインに電圧を出力しないように制御する。【選択図】図3
Bibliography:Application Number: JP20220093695