ELEMENT SUBSTRATE, LIQUID DISCHARGE HEAD AND RECORDING DEVICE
To solve such a problem that signal data of at least one or more bits is required in order to decide either a mode of selecting a recording element or a mode of selecting an anti-fuse element, and therefore, an amount of signal data increases at each time when selecting the recording element or the...
Saved in:
Main Authors | , , |
---|---|
Format | Patent |
Language | English Japanese |
Published |
26.09.2022
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | To solve such a problem that signal data of at least one or more bits is required in order to decide either a mode of selecting a recording element or a mode of selecting an anti-fuse element, and therefore, an amount of signal data increases at each time when selecting the recording element or the anti-fuse element, and in particular, if the amount of signal data increases when printing with use of the recording element, it takes more time to select the recording element.SOLUTION: An element substrate has: multiple groups of recording elements; multiple group of memory elements; a multi-stage shift register for inputting and holding a serial data signal; a latch circuit for latching serial data held by the shift register; a decoder circuit which inputs the output of the latch circuit, and outputs a selective signal for selecting the recording element or a block of the memory element; and a mask circuit for masking the output of the selective signal that selects a block of the memory element from the decoder circuit according to an inputted bit data signal.SELECTED DRAWING: Figure 7
【課題】従来の素子基板では、記録素子を選択するモード、もしくはアンチヒューズ素子を選択するモードのいずれかに確定するために、少なくとも1ビット以上の信号データが必要となる。このため、記録素子、アンチヒューズ素子を選択する度に信号データ量が増えてしまい、特に記録素子を使用する印刷の場合には、信号データ量が増えてしまうと記録素子を選択する時間が増えてしまう。【解決手段】本発明の素子基板は、複数グループの記録素子と、複数グループのメモリ素子と、シリアルデータ信号を入力して保持する複数段のシフトレジスタと、前記シフトレジスタに保持されたシリアルデータをラッチするラッチ回路と、前記ラッチ回路の出力を入力し、前記記録素子或いは前記メモリ素子のブロックを選択する選択信号を出力するデコーダ回路と、入力されるビットデータ信号に応じて、前記デコーダ回路からの前記メモリ素子のブロックを選択する選択信号の出力をマスクするマスク回路とを有する。【選択図】 図7 |
---|---|
Bibliography: | Application Number: JP20210040697 |