CARD READER

To provide a technique that an input terminal and an output terminal of a security circuit connected to a destruction detection circuit of a card reader can suppress an influence of a noise and prevent misdetection by a protection device.SOLUTION: In a card reader, a destruction detection circuit 33...

Full description

Saved in:
Bibliographic Details
Main Authors FUJIMOTO MASAYA, TAKEUCHI ATSURO
Format Patent
LanguageEnglish
Japanese
Published 18.04.2019
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:To provide a technique that an input terminal and an output terminal of a security circuit connected to a destruction detection circuit of a card reader can suppress an influence of a noise and prevent misdetection by a protection device.SOLUTION: In a card reader, a destruction detection circuit 33 detects at least either one of own open circuit, short circuit, removal of a case or removal of a card reader. A security CPU 50 comprises a CPU output terminal 50a outputting a destruction detection signal of a pulse signal to the destruction detection circuit 33 via an input line 70 and a CPU input terminal 50b acquiring the destruction detection signal returned via an output line 80. A protection device consisting of either one pf a zener diode 71, a resistor 72 or a capacitor 73 or a combination of thereof is installed in the input line 70. Similarly, a protection device consisting of either one of a zener diode 81, a resistor 82 or a capacitor 83 or a combination of thereof is installed in the output line 80.SELECTED DRAWING: Figure 4 【課題】カードリーダにおいて、破壊検知回路に接続されるセキュリティ回路の入力端子と出力端子は、保護素子によりノイズの影響を抑制し、誤検知を防止できる技術を提供する。【解決手段】カードリーダにおいて、破壊検知回路33は、自身の断線、短絡、ケースが外されたこと、およびカードリーダが取り外されたことの少なくともいずれかを検知する。セキュリティCPU50は、パルス信号の破壊検知信号を破壊検知回路33に入力ライン70を介して出力するCPU出力端子50aと、出力ライン80を介して戻ってきた破壊検知信号を取得するCPU入力端子50bを備える。入力ライン70にはツェナーダイオード71、抵抗72、コンデンサ73のいずれか又は組み合わされた保護素子が設けられる。同様に、出力ライン80にはツェナーダイオード81、抵抗82、コンデンサ83のいずれか又は組み合わせて構成された保護素子が設けられる。【選択図】図4
Bibliography:Application Number: JP20170184385