BOUCLE A PHASE ASSERVIE NUMERIQUE D'UN SYSTEME DE COMMUTATION DE SIGNAUX A BASSE VITESSE ET A HIERARCHIE NUMERIQUE PLESIOCHRONE

Un circuit de débourrage utilisant une DPLL (boucle à phase asservie numérique) de système secondaire complète permet au circuit de DPLL qui peut être appliqué à une unité d'interface de signaux à basse vitesse à PDH (hiérarchie numérique plésiochrone) d'un appareil de communication et de...

Full description

Saved in:
Bibliographic Details
Main Author MASAAKI ITHO
Format Patent
LanguageFrench
Published 20.11.1998
Edition6
Subjects
Online AccessGet full text

Cover

Loading…
More Information
Summary:Un circuit de débourrage utilisant une DPLL (boucle à phase asservie numérique) de système secondaire complète permet au circuit de DPLL qui peut être appliqué à une unité d'interface de signaux à basse vitesse à PDH (hiérarchie numérique plésiochrone) d'un appareil de communication et de transmission d'être partagé. Un signal de commutation issu d'un sélecteur (10) amène un filtre à cheminement aléatoire principal (5), un filtre à cheminement aléatoire secondaire (6) et un nombre d'étages de compteur d'un compteur de Q (7) à être modifiés, et, également, il amène le taux de cadencement d'un multiplieur de cadence (8) à être modifié, rendant ainsi possible l'obtention d'un circuit de DPLL requis pour une interface de signaux à basse vitesse et à PDH respective. A destuff circuit using a complete secondary system DPLL enables a DPLL circuit applicable to PDH low speed signal interface unit of a transmission communication apparatus to be shared. A switching signal from a selector causes a primary random walk filter, a secondary random walk filter, and counter number of a Q counter to be changed, and also causes the rate length of a rate multiplier to be changed, thereby providing a required DPLL circuit for a respective PDH low speed signal interface.
Bibliography:Application Number: FR19980005823