UNIDAD DE CONMUTACION ELEMENTAL PARA EQUIPO DE SOLDADURA DE TRENES NUMERICOS MULTIPLEXOS POR MULTIPLEXADO TEMPORAL DE AFLUENTES NUMERICOS CON DIFERENTES FLUJOS
ESTA UNIDAD DE COMMUTACION ELEMENTAL CONSTA, PARA CADA SOPORTE DE TRANSMISION DE TRAMAS ENTRANTES, DE: ACCION DE SEÑALES CONSTITUYENTES DE UNIDADES DE MULTIPLEXAGE A MANEJAR DE DICHAS TRAMAS ENTRANTES, EMORIA DE SEÑALES CONSTITUYENTES DE UNIDADES DE MULTIPLEXAGE A MANEJAR, APTA PARA CONTENER AL MENO...
Saved in:
Main Authors | , , , |
---|---|
Format | Patent |
Language | Spanish |
Published |
16.11.1997
|
Edition | 6 |
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | ESTA UNIDAD DE COMMUTACION ELEMENTAL CONSTA, PARA CADA SOPORTE DE TRANSMISION DE TRAMAS ENTRANTES, DE: ACCION DE SEÑALES CONSTITUYENTES DE UNIDADES DE MULTIPLEXAGE A MANEJAR DE DICHAS TRAMAS ENTRANTES, EMORIA DE SEÑALES CONSTITUYENTES DE UNIDADES DE MULTIPLEXAGE A MANEJAR, APTA PARA CONTENER AL MENOR N SEÑALES, DONDE N DESIGNA EL PERIODO DE EFLUENTE DE MENOR CAUDAL DE LA JERARQUIA DE MULTIPLEXAGE, MEMORIA, SINCRONIZADO CON EL RITMO DE EXTRACCION, EN DIFERENTES DIRECCIONES PARA DIFERENTES SEÑALES CONSTITUYENTES DE UNIDADES DE MULTIPLEXAGE A MANEJAR, Y A DIRECCIONES IDENTICAS PARA SEÑALES CONSTITUYENTES DE UNA MISMA UNIDAD DE MULTIPLEXAGE A MANEJAR, ESTANDO LA FRECUENCIA DE REESCRITURA DE CADA DIRECCION RELACIONADA CON EL PERIODO DE REPETICION DE LAS SEÑALES ESCRITAS A ESTA DIRECCION, RA DE ESTA MEMORIA, SINCRONIZADA CON EL RITMO DE INSERCION EN LAS TRAMAS SALIENTES DE LAS SEÑALES CONSTITUYENTES DE UNIDADES DE MULTIPLEXAGE A MANEJAR, A DIRECCIONES DETERMINADAS POR LA LEY DE DISTRIBUCION.
This elementary switching unit includes, for each incoming frame transmission medium:
- means of extracting signals consisting of multiplexing units to be cross-connected from the incoming frames,
- a memory (1), referred to as the memory for signals consisting of multiplexing units to be cross-connected, and which is able to hold at least N signals, where N denotes the period of the stream of lowest bit rate of the multiplexing hierarchy,
- means (2, 3) for ensuring writing of this memory, in synchronism with the extraction rate, to distinct addresses in respect of signals constituting distinct multiplexing units to be cross-connected, and to identical addresses in respect of signals constituting a same multiplexing unit to be cross-connected, the frequency of rewriting of each address being related to the period of repetition of the signals written to this address,
- means (20, 21, 22) for ensuring reading of this memory, in synchronism with the rate of insertion into the outgoing frames of signals constituting multiplexing units to be cross-connected, at addresses determined by the said distribution law. |
---|---|
Bibliography: | Application Number: ES19910104173T |