CIRCUITO INTEGRADO TRADUCTOR PARA RED DE BANDA ANCHA
CIRCUITO INTEGRADO TRADUCTOR PARA RED DE BANDA ANCHA. EL CIRCUITO INTEGRADO TRADUCTOR PARA RED DE BANDA ANCHA, CONSISTE EN UN CIRCUITO QUE SE CONFIGURA A PARTIR DE UNA ETAPA DE ENTRADA (1), UN DETECTOR DE CELULAS VACIAS Y UN FILTRO (2), UNA ETAPA DEL CALCULO DE CONTROL (3), UN EXTRACTOR DE LA DIRECC...
Saved in:
Main Authors | , , , , |
---|---|
Format | Patent |
Language | Spanish |
Published |
01.03.1998
|
Edition | 6 |
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | CIRCUITO INTEGRADO TRADUCTOR PARA RED DE BANDA ANCHA. EL CIRCUITO INTEGRADO TRADUCTOR PARA RED DE BANDA ANCHA, CONSISTE EN UN CIRCUITO QUE SE CONFIGURA A PARTIR DE UNA ETAPA DE ENTRADA (1), UN DETECTOR DE CELULAS VACIAS Y UN FILTRO (2), UNA ETAPA DEL CALCULO DE CONTROL (3), UN EXTRACTOR DE LA DIRECCION DE PAGINA (4), UN PROCESADOR DE CABECERA (5), UNA ETAPA DE RETARDO (13), UNA ETAPA DE SALIDA (6), UN INTERFAZ CON EL MICROPROCESADOR (7), UNA ETAPA DE INSERCION (8), UN INTERFAZ DE MEMORIAS EXTERNAS (9) Y UNA ETAPA DE EXTRACCION (10), MODIFICANDO LA ETAPA DE ENTRADA LA CABECERA DE LAS CELULAS DEL FLUJO DE DATOS (11), ADAPTANDOLAS CON OBJETO DE IMPLEMENTAR LAS FUNCIONES DE LA CAPA MTA PARA EL TRATAMIENTO DE DATOS, MIENTRAS QUE EL PROCESADOR DE CABECERA (5) EN COLABORACION CON LAS MEMORIAS EXTERNAS (13) REALIZA LA TRADUCCION DE LAS CABECERAS DE LAS CELULAS DE ACUERDO CON LA PROGRAMACION INDICADA PARA EL ELEMENTO DE RED EN QUE SE ENCUENTRA.
Translator chip for a wideband network, consisting of a circuit configurated starting from an input step (1); a detector of empty cells and a filter (2); a step of control calculus (3); an extractor of the page address (4); a header processor (5); a delay step (18); an output step (6); an interface with microprocessor (7); an insert step (8); an interface of outer memories (9); and an extraction step (10), the header of the data flow cells (11) modifying the input step, by adapting them in order to implement the functions of the MTA layer for the data processing, while the header processor (5), in collaboration with the outer memories (13) performs the translation of the cell headers in accordance with the programming shown for the network element where it is found. |
---|---|
Bibliography: | Application Number: ES19940000814 |