METHOD AND DEVICE FOR PLACING UNDER THERMAL STRESS AND IRRADIATING AN INTEGRATED CIRCUIT

La présente invention concerne un dispositif (3) de mise sous contrainte d'un circuit intégré (1) comportant une puce électronique (10) couplée thermiquement à un dissipateur thermique (124) accessible depuis l'extérieur d'un boîtier (12) à l'intérieur duquel ladite puce électron...

Full description

Saved in:
Bibliographic Details
Main Authors DOUIN, ALEXANDRE, PEYRE, DANIEL, SALVATERRA, GÉRARD, MORAND, SÉBASTIEN, BINOIS, CHRISTIAN, MOLIERE, FLORIAN
Format Patent
LanguageEnglish
French
German
Published 26.08.2015
Subjects
Online AccessGet full text

Cover

Loading…
Abstract La présente invention concerne un dispositif (3) de mise sous contrainte d'un circuit intégré (1) comportant une puce électronique (10) couplée thermiquement à un dissipateur thermique (124) accessible depuis l'extérieur d'un boîtier (12) à l'intérieur duquel ladite puce électronique est montée, le dispositif comportant une source (30) de contrainte thermique et une source (34) de contrainte de rayonnement. Le dispositif comporte en outre un organe (32) de couplage, thermiquement conducteur, destiné à être couplé thermiquement à la source (30) de contrainte thermique et à une partie accessible du dissipateur thermique (124) lors de la mise sous contrainte du circuit intégré (1), l'organe (32) de couplage étant de géométrie adaptée à préserver un accès optique au dissipateur thermique (124) dans lequel une ouverture doit être réalisée pour assurer un accès optique à une face (102) de la puce électronique (10) pour la mise sous contrainte de rayonnement. Disclosed is in particular a device (2) for stressing an integrated circuit (1) including an electronic chip (10) mounted in a housing (12), the device including a source (20) of thermal stress. The device (2) also includes a thermally conductive coupling member (22), designed to be thermally coupled to the source (20) of thermal stress during the stressing operation. The coupling member (22) includes an end (220) whose geometry is suitable for being introduced into an aperture with a predefined geometry, to be made in the housing (12) of the integrated circuit (1) so as to thermally couple a coupling face (222) of this end (220) with a face (102) of the electronic chip (10).
AbstractList La présente invention concerne un dispositif (3) de mise sous contrainte d'un circuit intégré (1) comportant une puce électronique (10) couplée thermiquement à un dissipateur thermique (124) accessible depuis l'extérieur d'un boîtier (12) à l'intérieur duquel ladite puce électronique est montée, le dispositif comportant une source (30) de contrainte thermique et une source (34) de contrainte de rayonnement. Le dispositif comporte en outre un organe (32) de couplage, thermiquement conducteur, destiné à être couplé thermiquement à la source (30) de contrainte thermique et à une partie accessible du dissipateur thermique (124) lors de la mise sous contrainte du circuit intégré (1), l'organe (32) de couplage étant de géométrie adaptée à préserver un accès optique au dissipateur thermique (124) dans lequel une ouverture doit être réalisée pour assurer un accès optique à une face (102) de la puce électronique (10) pour la mise sous contrainte de rayonnement. Disclosed is in particular a device (2) for stressing an integrated circuit (1) including an electronic chip (10) mounted in a housing (12), the device including a source (20) of thermal stress. The device (2) also includes a thermally conductive coupling member (22), designed to be thermally coupled to the source (20) of thermal stress during the stressing operation. The coupling member (22) includes an end (220) whose geometry is suitable for being introduced into an aperture with a predefined geometry, to be made in the housing (12) of the integrated circuit (1) so as to thermally couple a coupling face (222) of this end (220) with a face (102) of the electronic chip (10).
Author PEYRE, DANIEL
DOUIN, ALEXANDRE
MOLIERE, FLORIAN
MORAND, SÉBASTIEN
BINOIS, CHRISTIAN
SALVATERRA, GÉRARD
Author_xml – fullname: DOUIN, ALEXANDRE
– fullname: PEYRE, DANIEL
– fullname: SALVATERRA, GÉRARD
– fullname: MORAND, SÉBASTIEN
– fullname: BINOIS, CHRISTIAN
– fullname: MOLIERE, FLORIAN
BookMark eNqNys0KgkAQAOA91KG_d5gXCLQg8Djsjjqgq4xjdBOJ7RSrYO9PFD1Ap-_ybc0qTjFszK0mLRsH6B04urIlyBuBtkLLvoDeOxLQkqTGCjoV6rrvZRF0jPpJ6IG9UiGo5MCy2J51b9aP8bmEw8-dgZzUlscwT0NY5vEeYngN1J6yNMkuCabnP8oblKEyPQ
ContentType Patent
DBID EVB
DatabaseName esp@cenet
DatabaseTitleList
Database_xml – sequence: 1
  dbid: EVB
  name: esp@cenet
  url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP
  sourceTypes: Open Access Repository
DeliveryMethod fulltext_linktorsrc
Discipline Medicine
Chemistry
Sciences
Physics
DocumentTitleAlternate VERFAHREN UND VORRICHTUNG ZUR WÄRME- UND STRAHLENBELASTUNG EINES INTEGRIERTEN SCHALTKREISES
PROCÉDÉ ET DISPOSITIF DE MISE SOUS CONTRAINTE THERMIQUE ET DE RAYONNEMENT D'UN CIRCUIT INTÉGRÉ
ExternalDocumentID EP2910960A1
GroupedDBID EVB
ID FETCH-epo_espacenet_EP2910960A13
IEDL.DBID EVB
IngestDate Fri Nov 01 05:51:05 EDT 2024
IsOpenAccess true
IsPeerReviewed false
IsScholarly false
Language English
French
German
LinkModel DirectLink
MergedId FETCHMERGED-epo_espacenet_EP2910960A13
Notes Application Number: EP20150160816
OpenAccessLink https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20150826&DB=EPODOC&CC=EP&NR=2910960A1
ParticipantIDs epo_espacenet_EP2910960A1
PublicationCentury 2000
PublicationDate 20150826
PublicationDateYYYYMMDD 2015-08-26
PublicationDate_xml – month: 08
  year: 2015
  text: 20150826
  day: 26
PublicationDecade 2010
PublicationYear 2015
RelatedCompanies AIRBUS DEFENCE AND SPACE SAS
AIRBUS GROUP SAS
RelatedCompanies_xml – name: AIRBUS GROUP SAS
– name: AIRBUS DEFENCE AND SPACE SAS
Score 2.8632045
Snippet La présente invention concerne un dispositif (3) de mise sous contrainte d'un circuit intégré (1) comportant une puce électronique (10) couplée thermiquement à...
SourceID epo
SourceType Open Access Repository
SubjectTerms BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
MEASURING
MEASURING ELECTRIC VARIABLES
MEASURING MAGNETIC VARIABLES
PHYSICS
SEMICONDUCTOR DEVICES
TESTING
Title METHOD AND DEVICE FOR PLACING UNDER THERMAL STRESS AND IRRADIATING AN INTEGRATED CIRCUIT
URI https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20150826&DB=EPODOC&locale=&CC=EP&NR=2910960A1
hasFullText 1
inHoldings 1
isFullTextHit
isPrint
link http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfR1dT8IwsCH4-aaoEb_SB7O3RVy7IQ_ElLawGTaWOQhvZB1bwgsQmPHve20QfdG35nq5tNfcV3t3ReiRZnDQVL3YJFPEphnp2JnbmdsFKcGXc1RBWrreOYw8f0zfpu60hhbftTCmT-inaY4IEpWDvFdGX69_LrGEya3cPqkFgFav_bQrrF10rJubO54lel0Zj8SIW5zDyIqSrgNmEZx1BoHSAXjRbS0MctLTRSnr3xalf4YOYyC2rM5Rrdw00An__nitgY7D3Xt3Ax2ZBM18C8CdEG4v0DSUqT8SmEUCCzkJuMQQyuF4yHgQDbApG8CpL5OQDfF7qllscIMkYSJgqUZiEdbNcAcJA82FeZDwcZBeItyXKfdtWOxsz5iZjPfbIleovlwti2uEnTzvEFXS55K0aKk8RduZyug8c9y5m3tuEzX_JHPzz9wtOtUc1heqjneH6tXmo7gHi1ypB8PLL3bdiF0
link.rule.ids 230,309,783,888,25576,76876
linkProvider European Patent Office
linkToHtml http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfR1NT8IwtCH4gTdFjfjZg9ltEdduyIGY0hY23QaZhXAj69gSLkBgxr9v2wB60Vvz-vLSvuZ9te-9AvCIU3XQWL7YKJXIxilq26nbntk5KpQv58gcNXW9cxR7_gi_TdxJBcx3tTCmT-iXaY6oJCpT8l4afb36ucRiJrdy8yTnCrR87YkOs7bRsW5u7ngW63b4cMAG1KJUjaw46TjKLCpnnahA6UB52C0tDHzc1UUpq98WpXcKDoeK2KI8A5ViXQc1uvt4rQ6Oo-17dx0cmQTNbKOAWyHcnINJxIU_YJDEDDI-DiiHKpSDw5DQIO5DUzYAhc-TiITwQ2gWG9wgSQgLiNBIJIa6GW4_IUpzQRokdBSICwB7XFDfVoud7hkz5cP9ttAlqC6Wi_wKQCfL2kgW-LlATVxIT-JWKlM8Sx135mae2wCNP8lc_zP3AGq-iMJpGMTvN-BEc1tfrjreLaiW68_8TlnnUt4bvn4DCHyLUA
openUrl ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=METHOD+AND+DEVICE+FOR+PLACING+UNDER+THERMAL+STRESS+AND+IRRADIATING+AN+INTEGRATED+CIRCUIT&rft.inventor=DOUIN%2C+ALEXANDRE&rft.inventor=PEYRE%2C+DANIEL&rft.inventor=SALVATERRA%2C+G%C3%89RARD&rft.inventor=MORAND%2C+S%C3%89BASTIEN&rft.inventor=BINOIS%2C+CHRISTIAN&rft.inventor=MOLIERE%2C+FLORIAN&rft.date=2015-08-26&rft.externalDBID=A1&rft.externalDocID=EP2910960A1