Method of forming a capacitor within an integrated circuit

Process involves depositing and etching metal layer for region (12) corresponding to a capacitance plate and area (13) contacting a higher layer; depositing insulating layer; forming hole above the plate, depositing thin insulating layer; forming 2nd hole above contact zone; depositing 2nd metal lay...

Full description

Saved in:
Bibliographic Details
Main Authors GRIS, YVON, OBERLIN, JEAN-CLAUDE, MOURIER, JOCELYNE, BANVILLET, HENRI, TROILLARD, GERMAINE, LUNARDI, GENEVIEVE, GUELEN, JOS, MADDALON, CATHERINE
Format Patent
LanguageEnglish
French
German
Published 26.01.2000
Edition7
Subjects
Online AccessGet full text

Cover

Loading…
Abstract Process involves depositing and etching metal layer for region (12) corresponding to a capacitance plate and area (13) contacting a higher layer; depositing insulating layer; forming hole above the plate, depositing thin insulating layer; forming 2nd hole above contact zone; depositing 2nd metal layer; etching 2nd metal layer except in hole-filling regions; and depositing 3rd metal layer (31, 32). The 1st and 2nd metal layers are tungsten, and the 3rd metal layer is Al-Cu. The 1st hole has inclined walls, while the 2nd hole has straight walls. L'invention concerne un procédé de fabrication d'un condensateur comprenant les étapes consistant à déposer un premier niveau de métal et le graver pour laisser en place une région (12) correspondant à une première plaque d'un condensateur et une zone (13) de contact avec un niveau supérieur ; déposer une couche isolante (15) ; former une première ouverture au-dessus de la première plaque de condensateur (12) ; déposer une couche isolante mince (17) ; former une deuxième ouverture (20) au-dessus de la zone de contact ; déposer un deuxième niveau de métal (24) ; éliminer par gravure physico-chimique la deuxième couche de métal en dehors des régions où elle remplit les ouvertures ; déposer un troisième niveau de métal et en laisser en place des portions (31, 32).
AbstractList Process involves depositing and etching metal layer for region (12) corresponding to a capacitance plate and area (13) contacting a higher layer; depositing insulating layer; forming hole above the plate, depositing thin insulating layer; forming 2nd hole above contact zone; depositing 2nd metal layer; etching 2nd metal layer except in hole-filling regions; and depositing 3rd metal layer (31, 32). The 1st and 2nd metal layers are tungsten, and the 3rd metal layer is Al-Cu. The 1st hole has inclined walls, while the 2nd hole has straight walls. L'invention concerne un procédé de fabrication d'un condensateur comprenant les étapes consistant à déposer un premier niveau de métal et le graver pour laisser en place une région (12) correspondant à une première plaque d'un condensateur et une zone (13) de contact avec un niveau supérieur ; déposer une couche isolante (15) ; former une première ouverture au-dessus de la première plaque de condensateur (12) ; déposer une couche isolante mince (17) ; former une deuxième ouverture (20) au-dessus de la zone de contact ; déposer un deuxième niveau de métal (24) ; éliminer par gravure physico-chimique la deuxième couche de métal en dehors des régions où elle remplit les ouvertures ; déposer un troisième niveau de métal et en laisser en place des portions (31, 32).
Author GRIS, YVON
TROILLARD, GERMAINE
MOURIER, JOCELYNE
GUELEN, JOS
LUNARDI, GENEVIEVE
OBERLIN, JEAN-CLAUDE
MADDALON, CATHERINE
BANVILLET, HENRI
Author_xml – fullname: GRIS, YVON
– fullname: OBERLIN, JEAN-CLAUDE
– fullname: MOURIER, JOCELYNE
– fullname: BANVILLET, HENRI
– fullname: TROILLARD, GERMAINE
– fullname: LUNARDI, GENEVIEVE
– fullname: GUELEN, JOS
– fullname: MADDALON, CATHERINE
BookMark eNrjYmDJy89L5WSw8k0tychPUchPU0jLL8rNzEtXSFRITixITM4syS9SKM8sycjMU0jMU8jMK0lNL0osSU1RSM4sSi7NLOFhYE1LzClO5YXS3AwKbq4hzh66qQX58anFQCNS81JL4l0DDCzNTQ0MLRwNjYlQAgAEoTA-
ContentType Patent
DBID EVB
DatabaseName esp@cenet
DatabaseTitleList
Database_xml – sequence: 1
  dbid: EVB
  name: esp@cenet
  url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP
  sourceTypes: Open Access Repository
DeliveryMethod fulltext_linktorsrc
Discipline Medicine
Chemistry
Sciences
DocumentTitleAlternate Methode zur Herstellung eines Kondensators in einer integrierten Schaltung
Procédé de formation d'une capacité sur un circuit intégré
Edition 7
ExternalDocumentID EP0975018A1
GroupedDBID EVB
ID FETCH-epo_espacenet_EP0975018A13
IEDL.DBID EVB
IngestDate Fri Jul 19 11:28:24 EDT 2024
IsOpenAccess true
IsPeerReviewed false
IsScholarly false
Language English
French
German
LinkModel DirectLink
MergedId FETCHMERGED-epo_espacenet_EP0975018A13
Notes Application Number: EP19990410087
OpenAccessLink https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20000126&DB=EPODOC&CC=EP&NR=0975018A1
ParticipantIDs epo_espacenet_EP0975018A1
PublicationCentury 2000
PublicationDate 20000126
PublicationDateYYYYMMDD 2000-01-26
PublicationDate_xml – month: 01
  year: 2000
  text: 20000126
  day: 26
PublicationDecade 2000
PublicationYear 2000
RelatedCompanies STMICROELECTRONICS SA
KONINKLIJKE PHILIPS ELECTRONICS N.V
FRANCE TELECOM
RelatedCompanies_xml – name: FRANCE TELECOM
– name: STMICROELECTRONICS SA
– name: KONINKLIJKE PHILIPS ELECTRONICS N.V
Score 2.397966
Snippet Process involves depositing and etching metal layer for region (12) corresponding to a capacitance plate and area (13) contacting a higher layer; depositing...
SourceID epo
SourceType Open Access Repository
SubjectTerms BASIC ELECTRIC ELEMENTS
ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR
ELECTRICITY
SEMICONDUCTOR DEVICES
Title Method of forming a capacitor within an integrated circuit
URI https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20000126&DB=EPODOC&locale=&CC=EP&NR=0975018A1
hasFullText 1
inHoldings 1
isFullTextHit
isPrint
link http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3NS8MwFH-MKepNp-L8IgfprdiubZoKRVw_GEK3IlN2G23aQC_t6Dr8932Na_Wit0cSQhL45Zf38j4AHlgmRIIXn5o5qK6aDqcq0xNDFZwyrqW2yWS4WDSns3fzdWWtBlB0sTAyT-inTI6IiOKI90be15sfI5YvfSu3j2mBTdVzuHR9pdOOW_amij91g3jhLzzF81BS5m-u5tht6roXVJQO8BVtt95fwce0DUrZ_GaU8BQOY5ysbM5gIOoRHHtd4bURHEX7_24U99DbnsNTJGs9k0qQ9p2JjEMSwpHqOGKyJq09tShJUpI-AURGeFHzXdFcAAmDpTdTcRHrfsPrIO6Xa1zCsKzK_ApI4kxsZjFD6Nwyc42m1BYpDspYmiPxWmMY_znN9T99N3DyHV-uqxN6C8Om3uV3yLRNei_P6AvHd4Jd
link.rule.ids 230,309,783,888,25578,76884
linkProvider European Patent Office
linkToHtml http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3dS8MwED_GFOebTsX5mQfpW3Hd2jQVhrh-UHXdhlTZ22jTBvrSja7Df99rXKsv-haScCSBu99dkvsdwB1LhIjQ8KmJheGqbnGqMi0aqoJTxvuxqTOZLhZMqf-uvyyMRQuyOhdG8oR-SnJE1CiO-l5Ke73-ucRy5N_KzX2cYdfq0QtHjlJHxxV6U8UZj9z5zJnZim1jS5m-jfqWWVHXPWGgtIceNqto9t2PcZWUsv6NKN4R7M9RWF4eQ0sUXejYdeG1LhwEu_dubO5Ub3MCD4Gs9UxWglR-JiIOiQhHqOOokwWp7lOznEQ5aQggEsKzgm-z8hSI54a2r-Iils2Gl-68We7wDNr5Kk_PgUTWwGQGGwqNG3rapzE1RYyTEhanCLxGD3p_irn4Z-wWOn4YTJaT5-nrJRx-55pr6oBeQbsstuk1om4Z38jz-gIMpoVN
openUrl ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=Method+of+forming+a+capacitor+within+an+integrated+circuit&rft.inventor=GRIS%2C+YVON&rft.inventor=OBERLIN%2C+JEAN-CLAUDE&rft.inventor=MOURIER%2C+JOCELYNE&rft.inventor=BANVILLET%2C+HENRI&rft.inventor=TROILLARD%2C+GERMAINE&rft.inventor=LUNARDI%2C+GENEVIEVE&rft.inventor=GUELEN%2C+JOS&rft.inventor=MADDALON%2C+CATHERINE&rft.date=2000-01-26&rft.externalDBID=A1&rft.externalDocID=EP0975018A1