Trenched-Gate-Feldeffekttransistoren und Verfahren zum Bilden derselben
Struktur mit einem Trench-Feldeffekttransistor (FET) und einer Schottky-Diode, die monolithisch integriert sind, wobei die Struktur ferner umfasst:einen Gate-Graben (1106, 1206, 1306, 1406, 1506, 1606), der sich in einen Halbleiterbereich erstreckt;eine Gate-Elektrode (1110, 1210, 1310, 1410, 1510),...
Saved in:
Main Authors | , , , , , , , , |
---|---|
Format | Patent |
Language | German |
Published |
27.09.2018
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Abstract | Struktur mit einem Trench-Feldeffekttransistor (FET) und einer Schottky-Diode, die monolithisch integriert sind, wobei die Struktur ferner umfasst:einen Gate-Graben (1106, 1206, 1306, 1406, 1506, 1606), der sich in einen Halbleiterbereich erstreckt;eine Gate-Elektrode (1110, 1210, 1310, 1410, 1510), die in dem Gate-Graben (1106, 1206, 1306, 1406, 1506, 1606) angeordnet ist;ein Dielektrikummaterial (1108, 1208, 1308, 1408, 1508, 1608), das über der Gate-Elektrode (1110, 1210, 1310, 1410, 1510) angeordnet ist;einen Halbleiter-Source-Spacer (1114, 1214, 1314, 1415, 1517, 1615), der derart an einer Seite des Gate-Grabens (1106, 1206, 1306, 1406, 1506, 1606) angeordnet ist, dass der Halbleiter-Source-Spacer (1114, 1214, 1314, 1415, 1517, 1615) zumindest einen Abschnitt einer Kontaktöffnung definiert, wobei der Halbleiter-Source-Spacer (1114, 1214, 1314, 1415, 1517, 1615) Polysilizium enthält; undeine Leiterschicht (1120, 1220, 1320, 1421, 1621), die in der Kontaktöffnung angeordnet ist und den Halbleiter-Source-Spacer (1114, 1214, 1314, 1415, 1517, 1615) sowie den Halbleiterbereich kontaktiert, wobei die Leiterschicht (1120, 1220, 1320, 1421, 1621) einen Schottky-Kontakt mit dem Halbleiterbereich bildet.
In accordance with an embodiment a structure can include a monolithically integrated trench field-effect transistor (FET) and Schottky diode. The structure can include a first gate trench extending into a semiconductor region, a second gate trench extending into the semiconductor region, and a source region flanking a side of the first gate trench. The source region can have a substantially triangular shape, and a contact opening extending into the semiconductor region between the first gate trench and the second gate trench. The structure can include a conductor layer disposed in the contact opening to electrically contact the source region along at least a portion of a slanted sidewall of the source region, and the semiconductor region along a bottom portion of the contact opening. The conductor layer can form a Schottky contact with the semiconductor region. |
---|---|
AbstractList | Struktur mit einem Trench-Feldeffekttransistor (FET) und einer Schottky-Diode, die monolithisch integriert sind, wobei die Struktur ferner umfasst:einen Gate-Graben (1106, 1206, 1306, 1406, 1506, 1606), der sich in einen Halbleiterbereich erstreckt;eine Gate-Elektrode (1110, 1210, 1310, 1410, 1510), die in dem Gate-Graben (1106, 1206, 1306, 1406, 1506, 1606) angeordnet ist;ein Dielektrikummaterial (1108, 1208, 1308, 1408, 1508, 1608), das über der Gate-Elektrode (1110, 1210, 1310, 1410, 1510) angeordnet ist;einen Halbleiter-Source-Spacer (1114, 1214, 1314, 1415, 1517, 1615), der derart an einer Seite des Gate-Grabens (1106, 1206, 1306, 1406, 1506, 1606) angeordnet ist, dass der Halbleiter-Source-Spacer (1114, 1214, 1314, 1415, 1517, 1615) zumindest einen Abschnitt einer Kontaktöffnung definiert, wobei der Halbleiter-Source-Spacer (1114, 1214, 1314, 1415, 1517, 1615) Polysilizium enthält; undeine Leiterschicht (1120, 1220, 1320, 1421, 1621), die in der Kontaktöffnung angeordnet ist und den Halbleiter-Source-Spacer (1114, 1214, 1314, 1415, 1517, 1615) sowie den Halbleiterbereich kontaktiert, wobei die Leiterschicht (1120, 1220, 1320, 1421, 1621) einen Schottky-Kontakt mit dem Halbleiterbereich bildet.
In accordance with an embodiment a structure can include a monolithically integrated trench field-effect transistor (FET) and Schottky diode. The structure can include a first gate trench extending into a semiconductor region, a second gate trench extending into the semiconductor region, and a source region flanking a side of the first gate trench. The source region can have a substantially triangular shape, and a contact opening extending into the semiconductor region between the first gate trench and the second gate trench. The structure can include a conductor layer disposed in the contact opening to electrically contact the source region along at least a portion of a slanted sidewall of the source region, and the semiconductor region along a bottom portion of the contact opening. The conductor layer can form a Schottky contact with the semiconductor region. |
Author | Sapp, Steven P Probst, Dean E Losee, Becky Yilmaz, Hamza Herrick, Robert Calafut, Daniel Thorup, Paul Rexer, Christopher Lawrence Kocon, Christopher Boguslaw |
Author_xml | – fullname: Yilmaz, Hamza – fullname: Rexer, Christopher Lawrence – fullname: Sapp, Steven P – fullname: Herrick, Robert – fullname: Losee, Becky – fullname: Probst, Dean E – fullname: Thorup, Paul – fullname: Kocon, Christopher Boguslaw – fullname: Calafut, Daniel |
BookMark | eNqNiksOgjAYBrvQha87dOOySXnEsEYBD0Dckkq_BkL9S9qy8fRi4gFcTSYze7YhR9ixpvWgfoAWjYoQNayGMZhi9IrCGKJbO19I8we8UcPX3suLl-M6EtfwAfYJOrKtUTbg9OOBneuqvd4FZtchzKoHIXa3KklSKS9SyiJLyzz79_sAUwk3Zg |
ContentType | Patent |
DBID | EVB |
DatabaseName | esp@cenet |
DatabaseTitleList | |
Database_xml | – sequence: 1 dbid: EVB name: esp@cenet url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP sourceTypes: Open Access Repository |
DeliveryMethod | fulltext_linktorsrc |
Discipline | Medicine Chemistry Sciences |
ExternalDocumentID | DE112006000832B4 |
GroupedDBID | EVB |
ID | FETCH-epo_espacenet_DE112006000832B43 |
IEDL.DBID | EVB |
IngestDate | Fri Aug 23 06:52:42 EDT 2024 |
IsOpenAccess | true |
IsPeerReviewed | false |
IsScholarly | false |
Language | German |
LinkModel | DirectLink |
MergedId | FETCHMERGED-epo_espacenet_DE112006000832B43 |
Notes | Application Number: DE20061100832T |
OpenAccessLink | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20180927&DB=EPODOC&CC=DE&NR=112006000832B4 |
ParticipantIDs | epo_espacenet_DE112006000832B4 |
PublicationCentury | 2000 |
PublicationDate | 20180927 |
PublicationDateYYYYMMDD | 2018-09-27 |
PublicationDate_xml | – month: 09 year: 2018 text: 20180927 day: 27 |
PublicationDecade | 2010 |
PublicationYear | 2018 |
RelatedCompanies | Fairchild Semiconductor Corporation |
RelatedCompanies_xml | – name: Fairchild Semiconductor Corporation |
Score | 3.1254687 |
Snippet | Struktur mit einem Trench-Feldeffekttransistor (FET) und einer Schottky-Diode, die monolithisch integriert sind, wobei die Struktur ferner umfasst:einen... |
SourceID | epo |
SourceType | Open Access Repository |
SubjectTerms | BASIC ELECTRIC ELEMENTS ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ELECTRICITY SEMICONDUCTOR DEVICES |
Title | Trenched-Gate-Feldeffekttransistoren und Verfahren zum Bilden derselben |
URI | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20180927&DB=EPODOC&locale=&CC=DE&NR=112006000832B4 |
hasFullText | 1 |
inHoldings | 1 |
isFullTextHit | |
isPrint | |
link | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwhV1bS8MwFD7MKeqbTsXryIP2rbh1rVkfitCbQ9gFmWNvo5cUhpqNLUXw13tO6Ly86FspIaQnnHxf0u98Abi2RV7Y7bRtdjKcBjvJuZk4vGUi9nXpGrvCcak4uT-46z3bj1NnWgO5qYXRPqHv2hwRMyrDfFd6vV5-H2KFWlu5vk3n-GpxH4-90Kh2x2RGZXEj9L1oNAyHgREEXhgZgycPaQVZjxDjsHx7C7aRSnPKiGjiU2XK8iesxAewM8IepTqEWi4asBdsbl9rwG6_-umNj1X-rY_ggSSsGObcpFMvMxavOQkyXpQiyNGOH0KyUuZsIlZFQlI69lG-MX-ODSUj0TKZWsljuImjcdAzcUSzrxDMwuj3B3ROoC4XUpwCQ4bRKrIMiRBv26njuilytgQ3GghAiWt1z6D5d1_n_zW4gH0KLakkLH4JdbUqxRVCsUqbOn6fLY2Knw |
link.rule.ids | 230,309,783,888,25576,76876 |
linkProvider | European Patent Office |
linkToHtml | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwhV1LT4NAEJ7Uaqw3rRqflYNyI7YUpByICS9RC20MNr0RHkvSqNumhZj4650h1MdFb4RsNstsZr9vl2--BbhUWJYrvaQn9VOcBiXONClWta6E2Dega-xyVafiZD-48Z6Vh6k6bQBf18JUPqHvlTkiZlSK-V5U6_Xi-xDLrrSVq-tkhq_mt25o2GK9OyYzKlkTbdNwxiN7ZImWZdiOGDwZSCvIeoQYh2wqG7CJNFujjHAmJlWmLH7CirsLW2PskRd70MhYG1rW-va1Nmz79U9vfKzzb7UPdyRhxTBnEp16SS57zUiQ8VIUBDmV4wfjQskzYcKWeUxSOuGjfBPMGTbkAomWydSKH8CV64SWJ-GIoq8QRLbz-wP6h9Dkc86OQECG0c3TFImQ1lMSVdcT5GwxbjQQgGJdHhxD5---Tv5rcAEtL_SH0fA-eDyFHQozKSZk7QyaxbJk5wjLRdKpYvkJ2Y2Nkg |
openUrl | ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=Trenched-Gate-Feldeffekttransistoren+und+Verfahren+zum+Bilden+derselben&rft.inventor=Yilmaz%2C+Hamza&rft.inventor=Rexer%2C+Christopher+Lawrence&rft.inventor=Sapp%2C+Steven+P&rft.inventor=Herrick%2C+Robert&rft.inventor=Losee%2C+Becky&rft.inventor=Probst%2C+Dean+E&rft.inventor=Thorup%2C+Paul&rft.inventor=Kocon%2C+Christopher+Boguslaw&rft.inventor=Calafut%2C+Daniel&rft.date=2018-09-27&rft.externalDBID=B4&rft.externalDocID=DE112006000832B4 |