HOCHGESCHWINDIGKEITSVERZÖGERUNGSLEITUNG FÜR DIE-TO-DIE-INTERCONNECT
Es werden Systeme und Verfahren für eine Verzögerungsleitungsschaltung bereitgestellt, die einen Verzögerungsleitungskern und eine erste Stromspiegelschaltung umfassen. Der Verzögerungsleitungskern umfasst eine Vielzahl von in Reihe geschalteten Wechselrichtern. Jeder der Vielzahl von Wechselrichter...
Saved in:
Main Author | |
---|---|
Format | Patent |
Language | German |
Published |
12.09.2024
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | Es werden Systeme und Verfahren für eine Verzögerungsleitungsschaltung bereitgestellt, die einen Verzögerungsleitungskern und eine erste Stromspiegelschaltung umfassen. Der Verzögerungsleitungskern umfasst eine Vielzahl von in Reihe geschalteten Wechselrichtern. Jeder der Vielzahl von Wechselrichtern ist mit einem ersten gemeinsamen Knoten verbunden. Die erste Stromspiegelschaltung umfasst eine erste Stromquelle, die dazu konfiguriert ist, einen ersten Digital-zu-Analog-Strom (DAC-Strom) zu erzeugen, einen ersten Transistor, der mit der ersten Stromquelle gekoppelt ist, und eine Vielzahl von ersten Steuertransistoren, die mit dem ersten Transistor und dem ersten gemeinsamen Knoten gekoppelt sind. Die Vielzahl von ersten Steuertransistoren erzeugen, basierend auf dem ersten DAC-Strom, einen ersten Spiegelstrom am ersten gemeinsamen Knoten. Eine Verzögerungszeit des Verzögerungsleitungskerns wird basierend auf dem ersten Spiegelstrom gesteuert.
Systems and methods are provided for a delay line circuit that comprises a delay line core and a first current mirror circuit. The delay line core includes a plurality of inverters connected in series. Each of the plurality of inverters is coupled to a first common node. The first current mirror circuit includes a first current source configured to generate a first digital-to-analog (DAC) current, a first transistor coupled to the first current source, and a plurality of first controlling transistors coupled to the first transistor and the first common node. The plurality of first controlling transistors generates a first mirror current at the first common node based on the first DAC current. A delay time of the delay line core is controlled based on the first mirror current. |
---|---|
Bibliography: | Application Number: DE202410101730 |