Komparatorschaltung
Die Erfindung betrifft eine Komparatorschaltung zur Aufnahme von zwei Eingangssignalen (INPOS, INNEG) und Ausgabe eines Ausgangssignals (OUT), wobei die Komparatorschaltung (1) mindestens aufweist: eine potentialverschiebende Schaltung (7), die einen ersten PMOS-Eingangstransistor (P1) zur Aufnahme...
Saved in:
Main Authors | , , , |
---|---|
Format | Patent |
Language | German |
Published |
25.06.2009
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | Die Erfindung betrifft eine Komparatorschaltung zur Aufnahme von zwei Eingangssignalen (INPOS, INNEG) und Ausgabe eines Ausgangssignals (OUT), wobei die Komparatorschaltung (1) mindestens aufweist: eine potentialverschiebende Schaltung (7), die einen ersten PMOS-Eingangstransistor (P1) zur Aufnahme des ersten Eingangssignals INPOS) und einen zweiten PMOS-Eingangstransistor (P2) zur Aufnahme des zweiten Eingangssignals (INNEG) aufweist, wobei die spannungspegelverschiebende Schaltung (7) das erste Eingangssignal und das zweite Eingangssignal um einen im wesentlichen gleichen Spannungswert verschiebt und hierdurch ein erstes Zwischensignal (Zpos) und ein zweites Zwischensignal (Zneg) erzeugt und ausgibt, und eine Eingangsstufe (9) mit zwei die beiden Zwischensignale (Zpos, Zneg) aufnehmenden NMOS-Transistoren (N3, N4) oder npn-Transistoren. Erfindungsgemäß wird durch die beiden PMOS-Eingangstransistoren (P1, P2) eine driftkompensierte Potential-Verschiebung geschaffen, die die Aufnahme auch niedriger Eingangssignale (INPOS, INNEG) ermöglicht, wobei die nachfolgenden NMOS-Transistoren vorzugsweise driftfrei sind. |
---|---|
Bibliography: | Application Number: DE20071061380 |