一种基于FPGA的动态啸叫抑制优化设计方法
本发明涉及动态啸叫抑制领域,具体涉及一种基于FPGA的动态啸叫抑制优化设计方法,包括信号采集与预处理、增益处理与啸叫检测、噪声注入与路径估计、啸叫抑制处理。本发明设计的基于FPGA的动态啸叫抑制优化设计方法能够在较短的时间内检测到啸叫信号,同时进行抑制,提升了系统的最大稳定增益,且保证了输出音频信号的音质,效果良好,且相对于其它方法,实时动态啸叫抑制算法可以较为准确地估计出声反馈并将其从原声中消除,具有良好的效果以及较高的声音保真度。...
Saved in:
Format | Patent |
---|---|
Language | Chinese |
Published |
04.07.2025
|
Subjects | |
Online Access | Get full text |
Cover
Summary: | 本发明涉及动态啸叫抑制领域,具体涉及一种基于FPGA的动态啸叫抑制优化设计方法,包括信号采集与预处理、增益处理与啸叫检测、噪声注入与路径估计、啸叫抑制处理。本发明设计的基于FPGA的动态啸叫抑制优化设计方法能够在较短的时间内检测到啸叫信号,同时进行抑制,提升了系统的最大稳定增益,且保证了输出音频信号的音质,效果良好,且相对于其它方法,实时动态啸叫抑制算法可以较为准确地估计出声反馈并将其从原声中消除,具有良好的效果以及较高的声音保真度。 |
---|---|
Bibliography: | Application Number: CN202510284929 |