FILTER DESIGNING METHOD, AND IIR TYPE ALL-PASS FILTER
Provided are a filter designing method by which components can be reduced, and an IIR type all-pass filter. Provided is a filter designing method for a computer to design an IIR type all-pass filter including N (where N is an integer of 4 or greater) signal processing units connected between an inp...
Saved in:
Main Author | |
---|---|
Format | Patent |
Language | English French Japanese |
Published |
06.07.2023
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Abstract | Provided are a filter designing method by which components can be reduced, and an IIR type all-pass filter. Provided is a filter designing method for a computer to design an IIR type all-pass filter including N (where N is an integer of 4 or greater) signal processing units connected between an input terminal and an output terminal. With respect to an order N which is defined by the number N of the signal processing units, a group delay number M of the IIR type all-pass filter has the relationship M = N - 3. The computer executes processing including: receiving the inputs of the order N and a bandwidth B of the IIR type all-pass filter; using the bandwidth B to set a lower limit frequency f1 and an upper limit frequency fh so as to be symmetric; using a Remez algorithm to calculate a filter factor ai (where i = 0 to N) so that the filter factor ai realizes a π/2 phase-shifting characteristic, until the variations in frequency at which the amplitude value of a complex amplitude error exhibits a maximum converge to a predetermined value or less, the filter factor ai including N filter factors a1 to aN by which the outputs of the N signal processing units are to be multiplied and a filter factor a0 by which the output of a delay in the N-th signal processing unit from the input terminal is to be multiplied; extracting a maximum of the filter factor ai and an index i (imax) of the filter factor ai providing the maximum; setting the filter factor ai for which the index i is an even number to zero when the order N is an odd number and the index imax is one; and setting the filter factor ai for which the index i is an odd number to zero when the order N is an even number and the index imax is zero.
L'invention concerne un procédé de conception de filtre par lequel des composants peuvent être réduits, et un filtre passe-tout de type IIR. L'invention concerne un procédé de conception de filtre pour un ordinateur pour concevoir un filtre passe-tout de type IIR comprenant N (N étant un nombre entier supérieur ou égal à 4) unités de traitement de signal connectées entre une borne d'entrée et une borne de sortie. Par rapport à un ordre N qui est défini par le nombre N des unités de traitement de signal, un nombre M de retard de groupe du filtre passe-tout de type IIR a la relation M = N-3. L'ordinateur exécute un traitement comprenant : la réception des entrées de l'ordre N et d'une bande passante B du filtre passe-tout de type IIR ; l'utilisation de la bande passante B pour régler une fréquence limite inférieure f1 et une fréquence limite supérieure fh de façon à être symétriques ; l'utilisation d'un algorithme de Remez pour calculer un facteur de filtre ai (où i = 0 à N) de telle sorte que le facteur de filtre ai réalise une caractéristique de déphasage de π/2, jusqu'à ce que les variations de fréquence auxquelles la valeur d'amplitude d'une erreur d'amplitude complexe présente un maximum convergent vers une valeur prédéterminée ou moins, le facteur de filtre ai comprenant N facteurs de filtre a1 à aN par lesquels les sorties des N unités de traitement de signal doivent être multipliées et un facteur de filtre a0 par lequel la sortie d'un retard dans la Nième unité de traitement de signal à partir de la borne d'entrée doit être multipliée ; l'extraction d'un maximum du facteur de filtre ai et d'un indice i (imax) du facteur de filtre ai fournissant le maximum ; la définition du facteur de filtre ai pour lequel l'indice i est un nombre pair à zéro lorsque l'ordre N est un nombre impair et l'indice imax est un ; et la définition du facteur de filtre ai pour lequel l'indice i est un nombre impair à zéro lorsque l'ordre N est un nombre pair et l'indice imax est nul.
構成要素の削減が可能なフィルタ設計方法、及び、IIR型全域通過フィルタを提供する。 フィルタ設計方法は、入力端子と出力端子との間に接続されるN(Nは4以上の整数)個の信号処理部を含むIIR型全域通過フィルタをコンピュータが設計するフィルタ設計方法であって、前記信号処理部の個数Nで規定される次数Nに対して、前記IIR型全域通過フィルタの群遅延数Mは、M=N-3の関係を有し、前記コンピュータが、前記次数Nと、前記IIR型全域通過フィルタの帯域幅Bとの入力を受け付けることと、前記帯域幅Bを用いて、下限周波数flと、上限周波数fhとが対称となるように設定することと、前記N個の信号処理部の出力に乗じるN個のフィルタ係数a1~aNと、前記入力端子からN番目の信号処理部の遅延器の出力に乗じるフィルタ係数a0とを含むフィルタ係数ai(i=0~N)がπ/2移相特性を実現するように算出することであって、Remezアルゴリズムにより、複素振幅誤差の振幅値が極値を示す周波数の変化が所定値以下に収束するまで前記フィルタ係数aiを算出することと、前記フィルタ係数aiの最大値と、前記最大値を与えるフィルタ係数aiのインデックスi(imaxとする)とを抽出することと、前記次数Nが奇数で前記インデックスimaxが1の場合は前記インデックスiが偶数の前記フィルタ係数aiをゼロに設定し、前記次数Nが偶数で前記インデックスimaxが0の場合は前記インデックスiが奇数の前記フィルタ係数aiをゼロにすることとを含む処理を実行する。 |
---|---|
AbstractList | Provided are a filter designing method by which components can be reduced, and an IIR type all-pass filter. Provided is a filter designing method for a computer to design an IIR type all-pass filter including N (where N is an integer of 4 or greater) signal processing units connected between an input terminal and an output terminal. With respect to an order N which is defined by the number N of the signal processing units, a group delay number M of the IIR type all-pass filter has the relationship M = N - 3. The computer executes processing including: receiving the inputs of the order N and a bandwidth B of the IIR type all-pass filter; using the bandwidth B to set a lower limit frequency f1 and an upper limit frequency fh so as to be symmetric; using a Remez algorithm to calculate a filter factor ai (where i = 0 to N) so that the filter factor ai realizes a π/2 phase-shifting characteristic, until the variations in frequency at which the amplitude value of a complex amplitude error exhibits a maximum converge to a predetermined value or less, the filter factor ai including N filter factors a1 to aN by which the outputs of the N signal processing units are to be multiplied and a filter factor a0 by which the output of a delay in the N-th signal processing unit from the input terminal is to be multiplied; extracting a maximum of the filter factor ai and an index i (imax) of the filter factor ai providing the maximum; setting the filter factor ai for which the index i is an even number to zero when the order N is an odd number and the index imax is one; and setting the filter factor ai for which the index i is an odd number to zero when the order N is an even number and the index imax is zero.
L'invention concerne un procédé de conception de filtre par lequel des composants peuvent être réduits, et un filtre passe-tout de type IIR. L'invention concerne un procédé de conception de filtre pour un ordinateur pour concevoir un filtre passe-tout de type IIR comprenant N (N étant un nombre entier supérieur ou égal à 4) unités de traitement de signal connectées entre une borne d'entrée et une borne de sortie. Par rapport à un ordre N qui est défini par le nombre N des unités de traitement de signal, un nombre M de retard de groupe du filtre passe-tout de type IIR a la relation M = N-3. L'ordinateur exécute un traitement comprenant : la réception des entrées de l'ordre N et d'une bande passante B du filtre passe-tout de type IIR ; l'utilisation de la bande passante B pour régler une fréquence limite inférieure f1 et une fréquence limite supérieure fh de façon à être symétriques ; l'utilisation d'un algorithme de Remez pour calculer un facteur de filtre ai (où i = 0 à N) de telle sorte que le facteur de filtre ai réalise une caractéristique de déphasage de π/2, jusqu'à ce que les variations de fréquence auxquelles la valeur d'amplitude d'une erreur d'amplitude complexe présente un maximum convergent vers une valeur prédéterminée ou moins, le facteur de filtre ai comprenant N facteurs de filtre a1 à aN par lesquels les sorties des N unités de traitement de signal doivent être multipliées et un facteur de filtre a0 par lequel la sortie d'un retard dans la Nième unité de traitement de signal à partir de la borne d'entrée doit être multipliée ; l'extraction d'un maximum du facteur de filtre ai et d'un indice i (imax) du facteur de filtre ai fournissant le maximum ; la définition du facteur de filtre ai pour lequel l'indice i est un nombre pair à zéro lorsque l'ordre N est un nombre impair et l'indice imax est un ; et la définition du facteur de filtre ai pour lequel l'indice i est un nombre impair à zéro lorsque l'ordre N est un nombre pair et l'indice imax est nul.
構成要素の削減が可能なフィルタ設計方法、及び、IIR型全域通過フィルタを提供する。 フィルタ設計方法は、入力端子と出力端子との間に接続されるN(Nは4以上の整数)個の信号処理部を含むIIR型全域通過フィルタをコンピュータが設計するフィルタ設計方法であって、前記信号処理部の個数Nで規定される次数Nに対して、前記IIR型全域通過フィルタの群遅延数Mは、M=N-3の関係を有し、前記コンピュータが、前記次数Nと、前記IIR型全域通過フィルタの帯域幅Bとの入力を受け付けることと、前記帯域幅Bを用いて、下限周波数flと、上限周波数fhとが対称となるように設定することと、前記N個の信号処理部の出力に乗じるN個のフィルタ係数a1~aNと、前記入力端子からN番目の信号処理部の遅延器の出力に乗じるフィルタ係数a0とを含むフィルタ係数ai(i=0~N)がπ/2移相特性を実現するように算出することであって、Remezアルゴリズムにより、複素振幅誤差の振幅値が極値を示す周波数の変化が所定値以下に収束するまで前記フィルタ係数aiを算出することと、前記フィルタ係数aiの最大値と、前記最大値を与えるフィルタ係数aiのインデックスi(imaxとする)とを抽出することと、前記次数Nが奇数で前記インデックスimaxが1の場合は前記インデックスiが偶数の前記フィルタ係数aiをゼロに設定し、前記次数Nが偶数で前記インデックスimaxが0の場合は前記インデックスiが奇数の前記フィルタ係数aiをゼロにすることとを含む処理を実行する。 |
Author | OTAKI, Yukio |
Author_xml | – fullname: OTAKI, Yukio |
BookMark | eNrjYmDJy89L5WQwdfP0CXENUnBxDfZ09_P0c1fwdQ3x8HfRUXD0c1Hw9AxSCIkMcFVw9PHRDXAMDlaAKOdhYE1LzClO5YXS3AzKbq4hzh66qQX58anFBYnJqXmpJfHh_kYGRsaGRuZGRqaOhsbEqQIAZcEp5Q |
ContentType | Patent |
DBID | EVB |
DatabaseName | esp@cenet |
DatabaseTitleList | |
Database_xml | – sequence: 1 dbid: EVB name: esp@cenet url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP sourceTypes: Open Access Repository |
DeliveryMethod | fulltext_linktorsrc |
Discipline | Medicine Chemistry Sciences |
DocumentTitleAlternate | PROCÉDÉ DE CONCEPTION DE FILTRE ET FILTRE PASSE-TOUT DE TYPE IIR フィルタ設計方法、及び、IIR型全域通過フィルタ |
ExternalDocumentID | WO2023127225A1 |
GroupedDBID | EVB |
ID | FETCH-epo_espacenet_WO2023127225A13 |
IEDL.DBID | EVB |
IngestDate | Fri Aug 30 05:42:05 EDT 2024 |
IsOpenAccess | true |
IsPeerReviewed | false |
IsScholarly | false |
Language | English French Japanese |
LinkModel | DirectLink |
MergedId | FETCHMERGED-epo_espacenet_WO2023127225A13 |
Notes | Application Number: WO2022JP37998 |
OpenAccessLink | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20230706&DB=EPODOC&CC=WO&NR=2023127225A1 |
ParticipantIDs | epo_espacenet_WO2023127225A1 |
PublicationCentury | 2000 |
PublicationDate | 20230706 |
PublicationDateYYYYMMDD | 2023-07-06 |
PublicationDate_xml | – month: 07 year: 2023 text: 20230706 day: 06 |
PublicationDecade | 2020 |
PublicationYear | 2023 |
RelatedCompanies | ALPS ALPINE CO., LTD |
RelatedCompanies_xml | – name: ALPS ALPINE CO., LTD |
Score | 3.6096256 |
Snippet | Provided are a filter designing method by which components can be reduced, and an IIR type all-pass filter. Provided is a filter designing method for a... |
SourceID | epo |
SourceType | Open Access Repository |
SubjectTerms | BASIC ELECTRONIC CIRCUITRY ELECTRICITY IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS RESONATORS |
Title | FILTER DESIGNING METHOD, AND IIR TYPE ALL-PASS FILTER |
URI | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20230706&DB=EPODOC&locale=&CC=WO&NR=2023127225A1 |
hasFullText | 1 |
inHoldings | 1 |
isFullTextHit | |
isPrint | |
link | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3dS8MwED_GFPVNp-J0SkDpk0W7fj8M6Zp2q_SLtep8Gu3SgSLbcBX_fa-x0z3tLcmFywe55HfJ3QXgRs5lhRUGE6XZTBUR_6tiZjBVlGc5Y12ZqbpZOTgHoTZ8Uh7H6rgBH2tfGB4n9JsHR0SJmqK8l3y_Xv5fYlFuW7m6y9-waPHgpj0q1NpxZdV8rwm033PiiEa2YNuotwnhiNOkro6r10JdaQeBtF7Jg_Pcr_xSlpuHinsIuzHym5dH0HjPWrBvr_9ea8FeUD95Y7KWvtUxqK7nI_ok1Em8QeiFAxI46TCit8QKKfG8EUlfY4dYvi_GVpKQ3-oncO06qT0Usf3J33AnL9FmZ-VTaM4X8-IMCEPwUGSZYZg5QxRjmkybFlLOJJMpXT3L2tDZxul8O_kCDqosN0XVOtAsP7-KSzxwy_yKz9MPkAN-nQ |
link.rule.ids | 230,309,783,888,25576,76876 |
linkProvider | European Patent Office |
linkToHtml | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3dT8IwEL8QNOKbosYP1CaaPbnoNvb1QMxYNzbdV2AqPpGNjkRjgMiM_763CsoTb02vuX6k1_tde3cFuFZypc0Kg4nSZKKKiP9VMTOYKiqTnDFZYapuVgHOYaR5T-2HoTqswccqFobnCf3myRFRosYo7yU_r-f_l1iU-1YubvM3rJrdu2mHCkvruPJqvtME2u04SUxjW7BttNuEqM9pkqzj7rXQVtpCkK1X8uA8d6u4lPm6UnH3YDtBftNyH2rvWRMa9urvtSbshMsnbywupW9xAKrrB4g-CXUGfi_yox4JndSL6Q2xIkp8v0_S18QhVhCIiTUYkN_mh3DlOqntidj_6G-6o5d4fbDKEdSns2lxDIQheCiyzDDMnCGKMU2mjQspZ5LJ2rKeZSfQ2sTpdDP5EhpeGgajwI8ez2C3InG3VK0F9fLzqzhH5VvmF3zNfgCrf4GQ |
openUrl | ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=FILTER+DESIGNING+METHOD%2C+AND+IIR+TYPE+ALL-PASS+FILTER&rft.inventor=OTAKI%2C+Yukio&rft.date=2023-07-06&rft.externalDBID=A1&rft.externalDocID=WO2023127225A1 |