METHOD OF MANUFACTURING SILICON CARBIDE SEMICONDUCTOR DEVICE
A gate insulating film (8) has a multilayer structure including a SiO2 film (8a), a LaAlO3 film (8b), and an Al2O3 film (8c) that are sequentially stacked, relative permittivity of the gate insulating film being optimized by the LaAlO3 film (8b). In forming the LaAlO3 film (8b) constituting the gate...
Saved in:
Main Authors | , , , , |
---|---|
Format | Patent |
Language | English French |
Published |
13.04.2023
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Abstract | A gate insulating film (8) has a multilayer structure including a SiO2 film (8a), a LaAlO3 film (8b), and an Al2O3 film (8c) that are sequentially stacked, relative permittivity of the gate insulating film being optimized by the LaAlO3 film (8b). In forming the LaAlO3 film (8b) constituting the gate insulating film (8), a La2O3 film and an Al2O3 film are alternately deposited repeatedly using an ALD method. At this time, the La2O3 film is deposited first, whereby during a POA performed thereafter, a sub-oxide of the surface of the SiO2 film is removed by a cleaning effect of lanthanum atoms in the La2O3 film. A temperature of this POA is suitably set in a range from 700 degrees C to less than 900 degrees C. As a result, without disposing, near a bottom of a trench (7) embedded with the MOS gate, a p+-type region for mitigating electric field, electric field applied to the gate insulating film (8) at the bottom of the trench (7) can be mitigated, and reliability of the gate insulating film (8) can be ensured.
La présente invention concerne un film d'isolation de grille (8) qui présente une structure multicouche comprenant un film de SiO2 (8a), un film de LaAlO3 (8b) et un film d'Al2O3 (8c) qui sont empilés successivement, la constante diélectrique du film d'isolation de grille étant optimisée par le film de LaAlO3 (8b). Dans la formation du film de LaAlO3 (8b) constituant le film isolant de grille (8), un film de La2O3 et un film d'Al2O3 sont déposés en alternance de manière répétée à l'aide d'un procédé de dépôt par couches atomiques. À ce moment, le film de La2O3 est déposé en premier. Au cours d'une étape de recuit post-oxydation effectuée par la suite, un sous-oxyde de la surface du film de SiO2 est éliminé par un effet de nettoyage des atomes de lanthane dans le film de La2O3. Une température de ce recuit post-oxydation est réglée de manière appropriée dans une plage de 700 degrés C à moins de 900 degrés C. Par conséquent, sans disposer, à proximité d'un fond d'une tranchée (7) intégrée à la grille MOS, une région de type p+ pour atténuer le champ électrique, un champ électrique appliqué au film d'isolation de grille (8) au fond de la tranchée (7) peut être atténué et la fiabilité du film d'isolation de grille (8) peut être assurée. |
---|---|
AbstractList | A gate insulating film (8) has a multilayer structure including a SiO2 film (8a), a LaAlO3 film (8b), and an Al2O3 film (8c) that are sequentially stacked, relative permittivity of the gate insulating film being optimized by the LaAlO3 film (8b). In forming the LaAlO3 film (8b) constituting the gate insulating film (8), a La2O3 film and an Al2O3 film are alternately deposited repeatedly using an ALD method. At this time, the La2O3 film is deposited first, whereby during a POA performed thereafter, a sub-oxide of the surface of the SiO2 film is removed by a cleaning effect of lanthanum atoms in the La2O3 film. A temperature of this POA is suitably set in a range from 700 degrees C to less than 900 degrees C. As a result, without disposing, near a bottom of a trench (7) embedded with the MOS gate, a p+-type region for mitigating electric field, electric field applied to the gate insulating film (8) at the bottom of the trench (7) can be mitigated, and reliability of the gate insulating film (8) can be ensured.
La présente invention concerne un film d'isolation de grille (8) qui présente une structure multicouche comprenant un film de SiO2 (8a), un film de LaAlO3 (8b) et un film d'Al2O3 (8c) qui sont empilés successivement, la constante diélectrique du film d'isolation de grille étant optimisée par le film de LaAlO3 (8b). Dans la formation du film de LaAlO3 (8b) constituant le film isolant de grille (8), un film de La2O3 et un film d'Al2O3 sont déposés en alternance de manière répétée à l'aide d'un procédé de dépôt par couches atomiques. À ce moment, le film de La2O3 est déposé en premier. Au cours d'une étape de recuit post-oxydation effectuée par la suite, un sous-oxyde de la surface du film de SiO2 est éliminé par un effet de nettoyage des atomes de lanthane dans le film de La2O3. Une température de ce recuit post-oxydation est réglée de manière appropriée dans une plage de 700 degrés C à moins de 900 degrés C. Par conséquent, sans disposer, à proximité d'un fond d'une tranchée (7) intégrée à la grille MOS, une région de type p+ pour atténuer le champ électrique, un champ électrique appliqué au film d'isolation de grille (8) au fond de la tranchée (7) peut être atténué et la fiabilité du film d'isolation de grille (8) peut être assurée. |
Author | ONOZAWA, Yuichi FUJISHIMA, Naoto SIN, Johnny Kin On TSUJI, Takashi HUANG, Linhua |
Author_xml | – fullname: FUJISHIMA, Naoto – fullname: SIN, Johnny Kin On – fullname: TSUJI, Takashi – fullname: HUANG, Linhua – fullname: ONOZAWA, Yuichi |
BookMark | eNrjYmDJy89L5WSw8XUN8fB3UfB3U_B19At1c3QOCQ3y9HNXCPb08XT291Nwdgxy8nRxVQh29QXxXUKdQ_yDFFxcwzydXXkYWNMSc4pTeaE0N4Oym2uIs4duakF-fGpxQWJyal5qSXy4v5GBkbGBqYWRgaWjoTFxqgDCcyxD |
ContentType | Patent |
DBID | EVB |
DatabaseName | esp@cenet |
DatabaseTitleList | |
Database_xml | – sequence: 1 dbid: EVB name: esp@cenet url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP sourceTypes: Open Access Repository |
DeliveryMethod | fulltext_linktorsrc |
Discipline | Medicine Chemistry Sciences |
DocumentTitleAlternate | PROCÉDÉ DE FABRICATION D'UN DISPOSITIF SEMI-CONDUCTEUR AU CARBURE DE SILICIUM |
ExternalDocumentID | WO2023058209A1 |
GroupedDBID | EVB |
ID | FETCH-epo_espacenet_WO2023058209A13 |
IEDL.DBID | EVB |
IngestDate | Fri Sep 06 06:12:15 EDT 2024 |
IsOpenAccess | true |
IsPeerReviewed | false |
IsScholarly | false |
Language | English French |
LinkModel | DirectLink |
MergedId | FETCHMERGED-epo_espacenet_WO2023058209A13 |
Notes | Application Number: WO2021JP37253 |
OpenAccessLink | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20230413&DB=EPODOC&CC=WO&NR=2023058209A1 |
ParticipantIDs | epo_espacenet_WO2023058209A1 |
PublicationCentury | 2000 |
PublicationDate | 20230413 |
PublicationDateYYYYMMDD | 2023-04-13 |
PublicationDate_xml | – month: 04 year: 2023 text: 20230413 day: 13 |
PublicationDecade | 2020 |
PublicationYear | 2023 |
RelatedCompanies | FUJI ELECTRIC CO., LTD |
RelatedCompanies_xml | – name: FUJI ELECTRIC CO., LTD |
Score | 3.4572296 |
Snippet | A gate insulating film (8) has a multilayer structure including a SiO2 film (8a), a LaAlO3 film (8b), and an Al2O3 film (8c) that are sequentially stacked,... |
SourceID | epo |
SourceType | Open Access Repository |
SubjectTerms | BASIC ELECTRIC ELEMENTS ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ELECTRICITY SEMICONDUCTOR DEVICES |
Title | METHOD OF MANUFACTURING SILICON CARBIDE SEMICONDUCTOR DEVICE |
URI | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20230413&DB=EPODOC&locale=&CC=WO&NR=2023058209A1 |
hasFullText | 1 |
inHoldings | 1 |
isFullTextHit | |
isPrint | |
link | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfR1dS8Mw8BhT1Dedih9TAkrfils_5goO6ZKUVmwztnbubfQjAUG64Sr-fZO66Z72luTguBzcXe4zAPdmPeS8I3Sjnxq6ZfBcT1WDj-jkwrSMtJ_ZqsE5jHp-Yr3M7FkDPja9MPWc0O96OKKUqFzKe1Xr6-V_EIvUtZWrh-xdHi2evXhAtLV3rCKcXVMjwwEdMcKwhrH027Ro_AuzpblzXOkr7cmH9KOSBzodqr6U5bZR8Y5hfyTxldUJNHjZgkO8-XutBQfhOuUtl2vpW53CU0hjnxHEPBS6UeK5OE5UMQOaBK8BZhHC7lhqXoomirksIgmO2RgROg0wPYM7j8bY1yUZ879bz9_YNs3mOTTLRckvABW2Y6dFzxadzLJ4ylOrEI7gapKQKArHuIT2LkxXu8HXcKS2KmHSNdvQrD6_-I20u1V2W7PrB2KrgLs |
link.rule.ids | 230,309,783,888,25576,76876 |
linkProvider | European Patent Office |
linkToHtml | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3dS8MwED_GFOebTsWPqQWlb8WtH3MFh3RJSqtrM7Z27q20awKCdMNV_PdN6qZ72lvIwXE5-OVynwG4N6oh522u6b1U10ydzbVUNvjw9pwbpp72Mks2OAdh14vNl5k1q8HHphemmhP6XQ1HFIiaC7yX1X29_A9i4aq2cvWQvYutxbMb9bG69o5lhLNjqHjQJyOKKVIREn6bGo5_aZYwd7YjfKU98ch-lHgg04HsS1luGxX3CPZHgl9RHkONFU1ooM3fa004CNYpb7Fco291Ak8BiTyKFeoqgRPGroOiWBYzKBN_6CMaKsgZi5uXKBOpXBriGEV0rGAy9RE5hTuXRMjThBjJ36mTN7ots3EG9WJRsHNQcsu20rxr8XZmmixlqZlzmzM5SYjnua1fQGsXp8vd5FtoeFEwTIZ--HoFh5IkkycdowX18vOLXQsbXGY3lep-AJgKg64 |
openUrl | ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=METHOD+OF+MANUFACTURING+SILICON+CARBIDE+SEMICONDUCTOR+DEVICE&rft.inventor=FUJISHIMA%2C+Naoto&rft.inventor=SIN%2C+Johnny+Kin+On&rft.inventor=TSUJI%2C+Takashi&rft.inventor=HUANG%2C+Linhua&rft.inventor=ONOZAWA%2C+Yuichi&rft.date=2023-04-13&rft.externalDBID=A1&rft.externalDocID=WO2023058209A1 |