ELECTRODE FOR ELECTROLYSIS, AND METHOD FOR PRODUCING ELECTRODE FOR ELECTROLYSIS

The present invention suppresses peeling of a composite layer. An electrically conductive substrate (2) contains at least titanium. An intermediate layer (3) is provided on one primary surface (21) of the electrically conductive substrate (2). A composite layer (4) is provided on the intermediate la...

Full description

Saved in:
Bibliographic Details
Main Authors SANAGAWA, Yoshiharu, ERMAN, Mohd, SHINNO, Fumitoshi, ADACHI, Hiroshi
Format Patent
LanguageEnglish
French
Japanese
Published 29.10.2020
Subjects
Online AccessGet full text

Cover

Loading…
Abstract The present invention suppresses peeling of a composite layer. An electrically conductive substrate (2) contains at least titanium. An intermediate layer (3) is provided on one primary surface (21) of the electrically conductive substrate (2). A composite layer (4) is provided on the intermediate layer (3). The composite layer (4) has a plurality of tantalum layers (41) and a plurality of catalyst layers (42). Each of the plurality of catalyst layers (42) contains platinum and iridium. Each of the plurality of tantalum layers (41) is formed from tantalum oxide, tantalum or a mixture of tantalum oxide and tantalum. In the composite layer (4), the plurality of tantalum layers (41) and the plurality of catalyst layers (42) are arranged alternately in the thickness direction (D1) of the electrically conductive substrate (2). In the composite layer (4), one of the plurality of tantalum layers (41) is a bottom layer that is closest to the one primary surface (21) of the electrically conductive substrate (2), and one of the plurality of catalyst layers (42) is a top layer that is furthest from the one primary surface (21) of the electrically conductive substrate (2). La présente invention supprime le décollement d'une couche composite. Un substrat électroconducteur (2) contient au moins du titane. Une couche intermédiaire (3) est disposée sur une surface principale (21) du substrat électroconducteur (2). Une couche composite (4) est disposée sur la couche intermédiaire (3). La couche composite (4) comporte une pluralité de couches de tantale (41) et une pluralité de couches de catalyseur (42). Chaque couche de catalyseur de la pluralité de couches de catalyseur (42) contient du platine et de l'iridium. Chaque couche de tantale de la pluralité de couches de tantale (41) est composée d'oxyde de tantale, de tantale ou d'un mélange d'oxyde de tantale et de tantale. Dans la couche composite (4), la pluralité de couches de tantale (41) et la pluralité de couches de catalyseur (42) sont disposées en alternance dans le sens de l'épaisseur (D1) du substrat électroconducteur (2). Dans la couche composite (4), une couche de tantale de la pluralité de couches de tantale (41) est une couche inférieure qui est la plus proche de la surface principale (21) du substrat électroconducteur (2), et une couche de catalyseur de la pluralité de couches de catalyseur (42) est une couche supérieure qui est la plus éloignée de la surface principale (21) du substrat électroconducteur (2). 複合層の剥離を抑制する。導電性基板(2)は、少なくともチタンを含む。中間層(3)は、導電性基板(2)の一の主面(21)上に設けられている。複合層(4)は、中間層(3)上に設けられている。複合層(4)は、複数のタンタル層(41)と、複数の触媒層(42)と、を有する。複数の触媒層(42)の各々は、白金とイリジウムとを含む。複数のタンタル層(41)の各々が、酸化タンタル、タンタル、又は酸化タンタルとタンタルの混合物により形成されている。複合層(4)では、導電性基板(2)の厚さ方向(D1)において複数のタンタル層(41)と複数の触媒層(42)とが一層ずつ交互に並んでいる。複合層(4)では、複数のタンタル層(41)のうち1つのタンタル層(41)が導電性基板(2)の一の主面(21)に最も近い最下層であり、複数の触媒層(42)のうち1つの触媒層(42)が導電性基板(2)から最も遠い最上層である。
AbstractList The present invention suppresses peeling of a composite layer. An electrically conductive substrate (2) contains at least titanium. An intermediate layer (3) is provided on one primary surface (21) of the electrically conductive substrate (2). A composite layer (4) is provided on the intermediate layer (3). The composite layer (4) has a plurality of tantalum layers (41) and a plurality of catalyst layers (42). Each of the plurality of catalyst layers (42) contains platinum and iridium. Each of the plurality of tantalum layers (41) is formed from tantalum oxide, tantalum or a mixture of tantalum oxide and tantalum. In the composite layer (4), the plurality of tantalum layers (41) and the plurality of catalyst layers (42) are arranged alternately in the thickness direction (D1) of the electrically conductive substrate (2). In the composite layer (4), one of the plurality of tantalum layers (41) is a bottom layer that is closest to the one primary surface (21) of the electrically conductive substrate (2), and one of the plurality of catalyst layers (42) is a top layer that is furthest from the one primary surface (21) of the electrically conductive substrate (2). La présente invention supprime le décollement d'une couche composite. Un substrat électroconducteur (2) contient au moins du titane. Une couche intermédiaire (3) est disposée sur une surface principale (21) du substrat électroconducteur (2). Une couche composite (4) est disposée sur la couche intermédiaire (3). La couche composite (4) comporte une pluralité de couches de tantale (41) et une pluralité de couches de catalyseur (42). Chaque couche de catalyseur de la pluralité de couches de catalyseur (42) contient du platine et de l'iridium. Chaque couche de tantale de la pluralité de couches de tantale (41) est composée d'oxyde de tantale, de tantale ou d'un mélange d'oxyde de tantale et de tantale. Dans la couche composite (4), la pluralité de couches de tantale (41) et la pluralité de couches de catalyseur (42) sont disposées en alternance dans le sens de l'épaisseur (D1) du substrat électroconducteur (2). Dans la couche composite (4), une couche de tantale de la pluralité de couches de tantale (41) est une couche inférieure qui est la plus proche de la surface principale (21) du substrat électroconducteur (2), et une couche de catalyseur de la pluralité de couches de catalyseur (42) est une couche supérieure qui est la plus éloignée de la surface principale (21) du substrat électroconducteur (2). 複合層の剥離を抑制する。導電性基板(2)は、少なくともチタンを含む。中間層(3)は、導電性基板(2)の一の主面(21)上に設けられている。複合層(4)は、中間層(3)上に設けられている。複合層(4)は、複数のタンタル層(41)と、複数の触媒層(42)と、を有する。複数の触媒層(42)の各々は、白金とイリジウムとを含む。複数のタンタル層(41)の各々が、酸化タンタル、タンタル、又は酸化タンタルとタンタルの混合物により形成されている。複合層(4)では、導電性基板(2)の厚さ方向(D1)において複数のタンタル層(41)と複数の触媒層(42)とが一層ずつ交互に並んでいる。複合層(4)では、複数のタンタル層(41)のうち1つのタンタル層(41)が導電性基板(2)の一の主面(21)に最も近い最下層であり、複数の触媒層(42)のうち1つの触媒層(42)が導電性基板(2)から最も遠い最上層である。
Author ERMAN, Mohd
SANAGAWA, Yoshiharu
ADACHI, Hiroshi
SHINNO, Fumitoshi
Author_xml – fullname: SANAGAWA, Yoshiharu
– fullname: ERMAN, Mohd
– fullname: SHINNO, Fumitoshi
– fullname: ADACHI, Hiroshi
BookMark eNrjYmDJy89L5WTwd_VxdQ4J8ndxVXDzD1KA8nwigz2DdRQc_VwUfF1DPPxdwJIBQGWhzp5-7gq4NfEwsKYl5hSn8kJpbgZlN9cQZw_d1IL8-NTigsTk1LzUkvhwfyMDIDQ0tzA0dzQ0Jk4VAD9HMZI
ContentType Patent
DBID EVB
DatabaseName esp@cenet
DatabaseTitleList
Database_xml – sequence: 1
  dbid: EVB
  name: esp@cenet
  url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP
  sourceTypes: Open Access Repository
DeliveryMethod fulltext_linktorsrc
Discipline Medicine
Chemistry
Sciences
DocumentTitleAlternate ÉLECTRODE DESTINÉE À L'ÉLECTROLYSE ET PROCÉDÉ DE PRODUCTION D'ÉLECTRODE DESTINÉE À L'ÉLECTROLYSE
電解用電極及び電解用電極の製造方法
ExternalDocumentID WO2020217817A1
GroupedDBID EVB
ID FETCH-epo_espacenet_WO2020217817A13
IEDL.DBID EVB
IngestDate Fri Jul 19 14:50:59 EDT 2024
IsOpenAccess true
IsPeerReviewed false
IsScholarly false
Language English
French
Japanese
LinkModel DirectLink
MergedId FETCHMERGED-epo_espacenet_WO2020217817A13
Notes Application Number: WO2020JP13021
OpenAccessLink https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20201029&DB=EPODOC&CC=WO&NR=2020217817A1
ParticipantIDs epo_espacenet_WO2020217817A1
PublicationCentury 2000
PublicationDate 20201029
PublicationDateYYYYMMDD 2020-10-29
PublicationDate_xml – month: 10
  year: 2020
  text: 20201029
  day: 29
PublicationDecade 2020
PublicationYear 2020
RelatedCompanies PANASONIC INTELLECTUAL PROPERTY MANAGEMENT CO., LTD
RelatedCompanies_xml – name: PANASONIC INTELLECTUAL PROPERTY MANAGEMENT CO., LTD
Score 3.425138
Snippet The present invention suppresses peeling of a composite layer. An electrically conductive substrate (2) contains at least titanium. An intermediate layer (3)...
SourceID epo
SourceType Open Access Repository
SubjectTerms APPARATUS THEREFOR
CHEMISTRY
ELECTROLYTIC OR ELECTROPHORETIC PROCESSES
ELECTROLYTIC OR ELECTROPHORETIC PROCESSES FOR THE PRODUCTIONOF COMPOUNDS OR NON-METALS
METALLURGY
Title ELECTRODE FOR ELECTROLYSIS, AND METHOD FOR PRODUCING ELECTRODE FOR ELECTROLYSIS
URI https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20201029&DB=EPODOC&locale=&CC=WO&NR=2020217817A1
hasFullText 1
inHoldings 1
isFullTextHit
isPrint
link http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwY2BQMUo0TjQxNzXSNQNt8TExNQZNEgIzXrKpibFxUgpQD_iwZ18_M49QE68I0wgmhhzYXhjwOaHl4MMRgTkqGZjfS8DldQFiEMsFvLayWD8pEyiUb-8WYuuiBu0dg6Z2gR1oFydb1wB_F39nNWdnYL9NzS8ILAdsfVsYmjsC-0qsoIY06KR91zAn0L6UAuRKxU2QgS0AaF5eiRADU1aiMAOnM-zuNWEGDl_olDeQCc19xSIM_q4-rs4hQf4urgrAvpsClOcTGewZrKPg6Oei4Osa4uHvApYMACoLdfb0c1fArUmUQdnNNcTZQxfosnh4QMSH-yN7w1iMgSUvPy9VgkHBwiTVMCXRNCXF0DANdMS8pbFhijno6LHEJKNkQ2MLSQYZfCZJ4ZeWZuACcUEltpGlDANLSVFpqiywKi5JkgOHIAAmLIRz
link.rule.ids 230,309,786,891,25594,76904
linkProvider European Patent Office
linkToHtml http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3dT8IwEL8QNOKbosYP1CUaniRm68bGAzHQdg7dV2AoPi0bm4nGAJEZ_32vzVBe5K3ttU3b5K799Xq_AlxrCUl009BabRHioxtEOAlR8aaGTkiaYRtJ9uz5bWesP0yMSQU-VrEwkif0W5IjokZNUd8Laa8Xf5dYTL6tXN6mb1g0v7OjLmuW6Fi4dhFAs36XhwELaJNSxG1NfyhlePq2VLOHWGnLRFAomPb5U1_EpSzWNxV7D7ZD7G9W7EPlPalDja7-XqvDjle6vDFZat_yAALuchoNA8YVxG5KmXNfRoPRjdLzmeLxyAmYFIZYbUwH_r3yf6NDuLJ5RJ0Wjiz-XYj4OVifBjmC6mw-y49BsfRczRIjy1T1VVDMd4iamYJ6LEm1qUqsE2hs6ul0s_gSak7kubE78B_PYFeIhPXWOg2oFp9f-Tluy0V6IVfzB34bh14
openUrl ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=ELECTRODE+FOR+ELECTROLYSIS%2C+AND+METHOD+FOR+PRODUCING+ELECTRODE+FOR+ELECTROLYSIS&rft.inventor=SANAGAWA%2C+Yoshiharu&rft.inventor=ERMAN%2C+Mohd&rft.inventor=SHINNO%2C+Fumitoshi&rft.inventor=ADACHI%2C+Hiroshi&rft.date=2020-10-29&rft.externalDBID=A1&rft.externalDocID=WO2020217817A1