SEMICONDUCTOR INTEGRATED CIRCUIT DEVICE AND LEVEL SHIFTER CIRCUIT

A semiconductor integrated circuit device (100) according to the present invention is provided with: first and second transistors (11, 12) which are provided between a first power supply (VDD1) and an output terminal (1); a step-down circuit which generates a second power supply (VBIAS) from the fir...

Full description

Saved in:
Bibliographic Details
Main Authors GION Masahiro, IIDA Masahisa
Format Patent
LanguageEnglish
French
Japanese
Published 26.12.2019
Subjects
Online AccessGet full text

Cover

Loading…
Abstract A semiconductor integrated circuit device (100) according to the present invention is provided with: first and second transistors (11, 12) which are provided between a first power supply (VDD1) and an output terminal (1); a step-down circuit which generates a second power supply (VBIAS) from the first power supply (VDD1); a power supply switch circuit (3) which outputs higher one of the potential of the second power supply (VBIAS) and the potential of a third power supply (VDD3) as a fourth power supply (VINT); and a level shifter circuit (4) which shifts between the first power supply (VDD1) and the fourth power supply (VINT). The output of the level shifter circuit (4) is connected to the gate of the first transistor (11); and the fourth power supply (VINT) is connected to the gate of the second transistor (12). La présente invention concerne un dispositif de circuit intégré à semi-conducteurs (100) comportant : des premier et second transistors (11, 12) qui sont disposés entre une première alimentation électrique (VDD1) et une borne de sortie (1) ; un circuit abaisseur qui génère une deuxième alimentation électrique (VBIAS) à partir de la première alimentation électrique (VDD1) ; un circuit de commutation d'alimentation électrique (3) qui délivre en sortie un potentiel supérieur parmi le potentiel de la deuxième alimentation électrique (VBIAS) et le potentiel d'une troisième alimentation électrique (VDD3) en tant que quatrième alimentation électrique (VINT) ; et un circuit de décalage de niveau (4) qui assure un décalage entre la première alimentation électrique (VDD1) et la quatrième alimentation électrique (VINT). La sortie du circuit de décalage de niveau (4) est connectée à la grille du premier transistor (11) ; et la quatrième alimentation électrique (VINT) est connectée à la grille du second transistor (12). 半導体集積回路装置(100)は、第1電源(VDD1)と出力端子(1)の間に設けられた第1及び第2トランジスタ(11,12)と、第1電源(VDD1)から第2電源(VBIAS)を生成する降圧回路と、第2電源(VBIAS)と第3電源(VDD3)のうちの高い電位を第4電源(VINT)として出力する電源スイッチ回路(3)と、第1電源(VDD1)と第4電源(VINT)の間で遷移するレベルシフタ回路(4)とを備える。第1トランジスタ(11)のゲートには、レベルシフタ回路(4)の出力が接続され、第2トランジスタ(12)のゲートには、第4電源(VINT)が接続されている。
AbstractList A semiconductor integrated circuit device (100) according to the present invention is provided with: first and second transistors (11, 12) which are provided between a first power supply (VDD1) and an output terminal (1); a step-down circuit which generates a second power supply (VBIAS) from the first power supply (VDD1); a power supply switch circuit (3) which outputs higher one of the potential of the second power supply (VBIAS) and the potential of a third power supply (VDD3) as a fourth power supply (VINT); and a level shifter circuit (4) which shifts between the first power supply (VDD1) and the fourth power supply (VINT). The output of the level shifter circuit (4) is connected to the gate of the first transistor (11); and the fourth power supply (VINT) is connected to the gate of the second transistor (12). La présente invention concerne un dispositif de circuit intégré à semi-conducteurs (100) comportant : des premier et second transistors (11, 12) qui sont disposés entre une première alimentation électrique (VDD1) et une borne de sortie (1) ; un circuit abaisseur qui génère une deuxième alimentation électrique (VBIAS) à partir de la première alimentation électrique (VDD1) ; un circuit de commutation d'alimentation électrique (3) qui délivre en sortie un potentiel supérieur parmi le potentiel de la deuxième alimentation électrique (VBIAS) et le potentiel d'une troisième alimentation électrique (VDD3) en tant que quatrième alimentation électrique (VINT) ; et un circuit de décalage de niveau (4) qui assure un décalage entre la première alimentation électrique (VDD1) et la quatrième alimentation électrique (VINT). La sortie du circuit de décalage de niveau (4) est connectée à la grille du premier transistor (11) ; et la quatrième alimentation électrique (VINT) est connectée à la grille du second transistor (12). 半導体集積回路装置(100)は、第1電源(VDD1)と出力端子(1)の間に設けられた第1及び第2トランジスタ(11,12)と、第1電源(VDD1)から第2電源(VBIAS)を生成する降圧回路と、第2電源(VBIAS)と第3電源(VDD3)のうちの高い電位を第4電源(VINT)として出力する電源スイッチ回路(3)と、第1電源(VDD1)と第4電源(VINT)の間で遷移するレベルシフタ回路(4)とを備える。第1トランジスタ(11)のゲートには、レベルシフタ回路(4)の出力が接続され、第2トランジスタ(12)のゲートには、第4電源(VINT)が接続されている。
Author IIDA Masahisa
GION Masahiro
Author_xml – fullname: GION Masahiro
– fullname: IIDA Masahisa
BookMark eNrjYmDJy89L5WRwDHb19XT293MJdQ7xD1Lw9AtxdQ9yDHF1UXD2DHIO9QxRcHEN83R2VXD0c1HwcQ1z9VEI9vB0C3ENgingYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx4f5GBoaWRiYmRsYGjobGxKkCAK8gLag
ContentType Patent
DBID EVB
DatabaseName esp@cenet
DatabaseTitleList
Database_xml – sequence: 1
  dbid: EVB
  name: esp@cenet
  url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP
  sourceTypes: Open Access Repository
DeliveryMethod fulltext_linktorsrc
Discipline Medicine
Chemistry
Sciences
DocumentTitleAlternate 半導体集積回路装置およびレベルシフタ回路
DISPOSITIF DE CIRCUIT INTÉGRÉ À SEMI-CONDUCTEURS ET CIRCUIT DE DÉCALAGE DE NIVEAU
ExternalDocumentID WO2019244230A1
GroupedDBID EVB
ID FETCH-epo_espacenet_WO2019244230A13
IEDL.DBID EVB
IngestDate Fri Nov 08 04:48:15 EST 2024
IsOpenAccess true
IsPeerReviewed false
IsScholarly false
Language English
French
Japanese
LinkModel DirectLink
MergedId FETCHMERGED-epo_espacenet_WO2019244230A13
Notes Application Number: WO2018JP23232
OpenAccessLink https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20191226&DB=EPODOC&CC=WO&NR=2019244230A1
ParticipantIDs epo_espacenet_WO2019244230A1
PublicationCentury 2000
PublicationDate 20191226
PublicationDateYYYYMMDD 2019-12-26
PublicationDate_xml – month: 12
  year: 2019
  text: 20191226
  day: 26
PublicationDecade 2010
PublicationYear 2019
RelatedCompanies SOCIONEXT INC
RelatedCompanies_xml – name: SOCIONEXT INC
Score 3.3664074
Snippet A semiconductor integrated circuit device (100) according to the present invention is provided with: first and second transistors (11, 12) which are provided...
SourceID epo
SourceType Open Access Repository
SubjectTerms BASIC ELECTRONIC CIRCUITRY
ELECTRICITY
PULSE TECHNIQUE
Title SEMICONDUCTOR INTEGRATED CIRCUIT DEVICE AND LEVEL SHIFTER CIRCUIT
URI https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20191226&DB=EPODOC&locale=&CC=WO&NR=2019244230A1
hasFullText 1
inHoldings 1
isFullTextHit
isPrint
link http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3dS8MwED_GFPVNp-LHlIDStyLrR9qXIV3S2oprR23n3kY_QZFuuIr_vpfS6p72luTCkQTu45dL7gDuqUkNJStzmRaoAjWam7KppYqcjjIzyxND1wtxNTD1qRtrzwt90YPP7i9Mkyf0p0mOiBKVobzXjb5e_19i8eZt5eYhfceh1aMTjbnUomMEH-hOSHwytmcBD5jEGOI2yQ8bGloydLgtxEp76EgbQh7s-UT8S1lvGxXnGPZnyK-qT6D3kQzgkHW11wZwMG1D3thspW9ziipQHFrg85hFQUhENtun0ELVQ5gXstiLCLfnHrOJ5XPyIqprklfXc9Bh7SacwZ1jR8yVcS3Lv60v34Lthavn0K9WVXEBRASMS6XUspGhalmqJaqo54q2GOFNQoviEoa7OF3tJl_DkeiKZxsKHUK__voubtD41ultc2a_8caA_g
link.rule.ids 230,309,783,888,25576,76882
linkProvider European Patent Office
linkToHtml http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV1bS8MwFD6MKc43nYqXqQGlb0XWZVlfhmxJa6tdO2o39zZ6BUW24Sr-fU_CqnvaW8gJ4SRwLl9yLgD3zGQ9Iy0yneWoAinLTN2kiaEn7dRMs7jX7ebyaWDkM2dCn2fdWQ0-q1wYVSf0RxVHRIlKUd5Lpa9X_49YQsVWrh-Sd5xaPtpRX2gbdIzgA90JTQz71jgQAdc4R9ym-aGioSVDh3uAWGkPnWxT9juwpkOZl7LaNir2EeyPcb9FeQy1j7gJDV71XmvCwWjz5Y3DjfStT1AFyksLfDHhURASWc32KRyg6iHcDfnEjYiwpi63yMAXxJPdNcmr49rosFYLTuHOtiLu6MjL_O_o87dgm_HOGdQXy0V-DkR-GBdGQdN2r0PThMYd2c8VbTHCm5jl-QW0du10uZt8Cw0nGnlzz_VfruBQkmQIh8FaUC-_vvNrNMRlcqPu7xcmUYPu
openUrl ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=SEMICONDUCTOR+INTEGRATED+CIRCUIT+DEVICE+AND+LEVEL+SHIFTER+CIRCUIT&rft.inventor=GION+Masahiro&rft.inventor=IIDA+Masahisa&rft.date=2019-12-26&rft.externalDBID=A1&rft.externalDocID=WO2019244230A1