SYSTEM AND METHOD FOR SHARING A SOLID-STATE NON-VOLATILE MEMORY RESOURCE
A computing device and methods for exposing a solid-state non-volatile memory element to multiple masters in a computing device are disclosed. A portion of a solid-state non-volatile memory element includes code and data for use by a non-boot processing resource. A host controller in communication w...
Saved in:
Main Authors | , , |
---|---|
Format | Patent |
Language | English French |
Published |
17.03.2016
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Summary: | A computing device and methods for exposing a solid-state non-volatile memory element to multiple masters in a computing device are disclosed. A portion of a solid-state non-volatile memory element includes code and data for use by a non-boot processing resource. A host controller in communication with the solid-state non-volatile memory element is modified to receive and respond to a resource identifier unique to the processing resource that is requesting read access to the solid-state non-volatile memory element. Logic executed by a boot master and logic executed by a non-boot processing resource are synchronized in response to a set of indicators.
L'invention concerne un dispositif informatique et des procédés pour exposer un élément de mémoire non-volatile à semi-conducteurs à de multiples maîtres dans un dispositif informatique. Une partie d'un élément de mémoire non-volatile à semi-conducteurs comprend un code et des données pour une utilisation par une ressource de traitement de non-initialisation. Un dispositif de commande hôte, en communication avec l'élément de mémoire non-volatile à semi-conducteurs, est modifié pour recevoir un identificateur de ressource unique à la ressource de traitement et pour répondre à celui-ci, ladite ressource de traitement demandant un accès de lecture à l'élément de mémoire non-volatile à semi-conducteurs. Une logique exécutée par un maître d'initialisation et une logique exécutée par une ressource de traitement de non-initialisation sont synchronisées en réponse à un ensemble d'indicateurs. |
---|---|
Bibliography: | Application Number: WO2015US48704 |