METHOD FOR MANUFACTURING SEMICONDUCTOR DEVICE
With regards to formation of a deep diffusion layer by thermal diffusion over a long period at a high temperature of 1290ºC or above, the heat treatment to perform thermal diffusion for forming the deep diffusion layer is configured so that a first heat treatment is performed in an oxygen atmosphere...
Saved in:
Main Authors | , , |
---|---|
Format | Patent |
Language | English French Japanese |
Published |
05.12.2013
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Abstract | With regards to formation of a deep diffusion layer by thermal diffusion over a long period at a high temperature of 1290ºC or above, the heat treatment to perform thermal diffusion for forming the deep diffusion layer is configured so that a first heat treatment is performed in an oxygen atmosphere or a gas mixture atmosphere containing oxygen and an inert gas, and a second heat treatment is subsequently performed in a nitrogen atmosphere or a gas mixture atmosphere containing nitrogen and oxygen. In the first heat treatment, the exposed portion of a CZ-FZ silicon semiconductor substrate (1) is thermally oxidized and the vacancy defects (2) in the CZ-FZ silicon semiconductor substrate (1) is filled with interstitial silicon atoms, and the boron ion injection layer (6) is caused to diffuse and a boron diffusion layer is formed. In the second heat treatment, the boron diffusion layer is caused to diffuse, and a deep diffusion layer is formed. It is thereby possible, even if there is a step for forming a diffusion layer having a depth of 50 mum or more over a long period of 100 hours or more and a high heat treatment temperature equal to or greater than 1290ºC and less than the melting temperature of silicon crystals, to minimize occurrence of crystal defects, as well as reduce the amount of inert gas used and cut manufacturing cost.
Selon la présente invention, en ce qui concerne la formation d'une couche de diffusion profonde par diffusion thermique sur une longue période à une température élevée supérieure ou égale à 1 290 °C, le traitement thermique permettant de réaliser une diffusion thermique pour la formation de la couche de diffusion profonde est conçu de sorte qu'un premier traitement thermique soit réalisé dans une atmosphère d'oxygène ou une atmosphère de mélange gazeux contenant de l'oxygène et un gaz inerte, et qu'un second traitement thermique soit par la suite réalisé dans une atmosphère d'azote ou une atmosphère de mélange gazeux contenant de l'azote et de l'oxygène. Dans le premier traitement thermique, la partie exposée d'un substrat semi-conducteur en silicium CZ-FZ (1) est thermiquement oxydée et les défauts de lacune (2) dans le substrat semi-conducteur en silicium (CZ-FZ) (1) sont remplis par des atomes de silicium interstitiel, et la couche d'injection d'ions bore (6) est amenée à se diffuser et une couche de diffusion de bore est formée. Dans le second traitement thermique, la couche de diffusion de bore est amenée à se diffuser, et une couche de diffusion profonde est formée. Il est de ce fait possible, même s'il existe une étape permettant de former une couche de diffusion possédant une profondeur supérieure ou égale à 50 µm sur une longue période supérieure ou égale à 100 heures et une température de traitement thermique élevée supérieure ou égale à 1 290 °C et inférieure à la température de fusion des cristaux de silicium, de réduire l'occurrence de défauts de cristaux, ainsi que de réduire la quantité de gaz inerte utilisée et de réduire les coûts de fabrication. |
---|---|
AbstractList | With regards to formation of a deep diffusion layer by thermal diffusion over a long period at a high temperature of 1290ºC or above, the heat treatment to perform thermal diffusion for forming the deep diffusion layer is configured so that a first heat treatment is performed in an oxygen atmosphere or a gas mixture atmosphere containing oxygen and an inert gas, and a second heat treatment is subsequently performed in a nitrogen atmosphere or a gas mixture atmosphere containing nitrogen and oxygen. In the first heat treatment, the exposed portion of a CZ-FZ silicon semiconductor substrate (1) is thermally oxidized and the vacancy defects (2) in the CZ-FZ silicon semiconductor substrate (1) is filled with interstitial silicon atoms, and the boron ion injection layer (6) is caused to diffuse and a boron diffusion layer is formed. In the second heat treatment, the boron diffusion layer is caused to diffuse, and a deep diffusion layer is formed. It is thereby possible, even if there is a step for forming a diffusion layer having a depth of 50 mum or more over a long period of 100 hours or more and a high heat treatment temperature equal to or greater than 1290ºC and less than the melting temperature of silicon crystals, to minimize occurrence of crystal defects, as well as reduce the amount of inert gas used and cut manufacturing cost.
Selon la présente invention, en ce qui concerne la formation d'une couche de diffusion profonde par diffusion thermique sur une longue période à une température élevée supérieure ou égale à 1 290 °C, le traitement thermique permettant de réaliser une diffusion thermique pour la formation de la couche de diffusion profonde est conçu de sorte qu'un premier traitement thermique soit réalisé dans une atmosphère d'oxygène ou une atmosphère de mélange gazeux contenant de l'oxygène et un gaz inerte, et qu'un second traitement thermique soit par la suite réalisé dans une atmosphère d'azote ou une atmosphère de mélange gazeux contenant de l'azote et de l'oxygène. Dans le premier traitement thermique, la partie exposée d'un substrat semi-conducteur en silicium CZ-FZ (1) est thermiquement oxydée et les défauts de lacune (2) dans le substrat semi-conducteur en silicium (CZ-FZ) (1) sont remplis par des atomes de silicium interstitiel, et la couche d'injection d'ions bore (6) est amenée à se diffuser et une couche de diffusion de bore est formée. Dans le second traitement thermique, la couche de diffusion de bore est amenée à se diffuser, et une couche de diffusion profonde est formée. Il est de ce fait possible, même s'il existe une étape permettant de former une couche de diffusion possédant une profondeur supérieure ou égale à 50 µm sur une longue période supérieure ou égale à 100 heures et une température de traitement thermique élevée supérieure ou égale à 1 290 °C et inférieure à la température de fusion des cristaux de silicium, de réduire l'occurrence de défauts de cristaux, ainsi que de réduire la quantité de gaz inerte utilisée et de réduire les coûts de fabrication. |
Author | NAKAZAWA, HARUO OGINO, MASAAKI TERANISHI, HIDEAKI |
Author_xml | – fullname: OGINO, MASAAKI – fullname: TERANISHI, HIDEAKI – fullname: NAKAZAWA, HARUO |
BookMark | eNrjYmDJy89L5WTQ9XUN8fB3UXDzD1LwdfQLdXN0DgkN8vRzVwh29fV09vdzCXUOAcq5uIZ5OrvyMLCmJeYUp_JCaW4GZTfXEGcP3dSC_PjU4oLE5NS81JL4cH8jA0NjQwsDIxMTR0Nj4lQBAF4gKD8 |
ContentType | Patent |
DBID | EVB |
DatabaseName | esp@cenet |
DatabaseTitleList | |
Database_xml | – sequence: 1 dbid: EVB name: esp@cenet url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP sourceTypes: Open Access Repository |
DeliveryMethod | fulltext_linktorsrc |
Discipline | Medicine Chemistry Sciences |
DocumentTitleAlternate | PROCÉDÉ POUR LA FABRICATION D'UN DISPOSITIF SEMI-CONDUCTEUR |
ExternalDocumentID | WO2013180244A1 |
GroupedDBID | EVB |
ID | FETCH-epo_espacenet_WO2013180244A13 |
IEDL.DBID | EVB |
IngestDate | Fri Jul 19 15:25:48 EDT 2024 |
IsOpenAccess | true |
IsPeerReviewed | false |
IsScholarly | false |
Language | English French Japanese |
LinkModel | DirectLink |
MergedId | FETCHMERGED-epo_espacenet_WO2013180244A13 |
Notes | Application Number: WO2013JP65104 |
OpenAccessLink | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20131205&DB=EPODOC&CC=WO&NR=2013180244A1 |
ParticipantIDs | epo_espacenet_WO2013180244A1 |
PublicationCentury | 2000 |
PublicationDate | 20131205 |
PublicationDateYYYYMMDD | 2013-12-05 |
PublicationDate_xml | – month: 12 year: 2013 text: 20131205 day: 05 |
PublicationDecade | 2010 |
PublicationYear | 2013 |
RelatedCompanies | FUJI ELECTRIC CO., LTD |
RelatedCompanies_xml | – name: FUJI ELECTRIC CO., LTD |
Score | 3.0265574 |
Snippet | With regards to formation of a deep diffusion layer by thermal diffusion over a long period at a high temperature of 1290ºC or above, the heat treatment to... |
SourceID | epo |
SourceType | Open Access Repository |
SubjectTerms | BASIC ELECTRIC ELEMENTS ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ELECTRICITY SEMICONDUCTOR DEVICES |
Title | METHOD FOR MANUFACTURING SEMICONDUCTOR DEVICE |
URI | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20131205&DB=EPODOC&locale=&CC=WO&NR=2013180244A1 |
hasFullText | 1 |
inHoldings | 1 |
isFullTextHit | |
isPrint | |
link | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3dS8MwED_GFPVNp-LHlILSt-K6tol9GNIlKVVoO7SdextpaUGRbriK_76X2ume9pbk4JIc3F1-yd0F4LZ0pUsyC7FJUQwNG32SkQ2s0jALUxLHpCXJVYJzGJEgtZ9mzqwDH-tcmKZO6HdTHBE1Kkd9rxt7vfy_xOJNbOXqLnvDocWDn4y43qJj0zKHA0fn45GYxDxmOmOI2_To-Zd2jw7J9hAr7eBBmip9ENOxyktZbjoV_xB2J8ivqo-g8y57sM_Wf6_1YC9sn7yx2Wrf6hiMUCRBzDUEblroRanvsSRV0Qzai5JmHPGUJUjjYvrIxAnc-CJhgYHzzv-2OX-NNxdpnUK3WlTFGWhIR1Slrm-dwi4pkWjdckot6uaESknPob-N08V28iUcqG4TouH0oVt_fhVX6Gjr7LqRzw_epHu1 |
link.rule.ids | 230,309,783,888,25576,76876 |
linkProvider | European Patent Office |
linkToHtml | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV1LS8NAEB5KFetNq-KjakDJLdg0jzWHIunuhlSbpGhSewtJSECRtNiIf9_ZmGpPvS37wT4GZme_2ZlZgNvCSiwz1ZCb5PlA0dEmKWlfKxQ1VxPTUElhZiLB2fNNN9If58a8BR_rXJi6Tuh3XRwRNSpDfa_q83r578RidWzl6i59w67FgxMOmdywY1VTB31DZqMhnwYsoDKlyNtk__kXu0eDpNvIlXbwkk2EPvDZSOSlLDeNinMAu1Mcr6wOofWedKFD13-vdWHPa568sdlo3-oIFI-HbsAkJG6SZ_uRY9MwEtEM0ouQZuCziIaIMT4bU34MNw4PqavgvPHfNuPXYHOR2gm0y0WZn4KEOLIq4b41cr0gZoKnW0aIRqzMJElCzqC3baTz7fA1dNzQm8STsf90AfsCqsM1jB60q8-v_BKNbpVe1bL6AddAfqg |
openUrl | ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=METHOD+FOR+MANUFACTURING+SEMICONDUCTOR+DEVICE&rft.inventor=OGINO%2C+MASAAKI&rft.inventor=TERANISHI%2C+HIDEAKI&rft.inventor=NAKAZAWA%2C+HARUO&rft.date=2013-12-05&rft.externalDBID=A1&rft.externalDocID=WO2013180244A1 |