STACKABLE SEMICONDUCTOR TEST SYSTEM AND METHOD FOR OPERATING SAME

A tester configured to stack with at least one other tester (102)f to provide a test system for simultaneously testing a number of devices in parallel on different testers (102), or testing a device having more pins than can be accommodated by a single tester (102). The tester (102) includes a test...

Full description

Saved in:
Bibliographic Details
Main Authors WAKEFIELD, RAY, TRUDEAU, PAUL, G, MAGLIOCCO, PAUL
Format Patent
LanguageEnglish
French
Published 18.12.2003
Edition7
Subjects
Online AccessGet full text

Cover

Loading…
Abstract A tester configured to stack with at least one other tester (102)f to provide a test system for simultaneously testing a number of devices in parallel on different testers (102), or testing a device having more pins than can be accommodated by a single tester (102). The tester (102) includes a test site (104) with a number of pin electronics channel (120), an interface (148) for interfacing with the device, and a computer for interfacing with a host computer (110) in the test system. The testers (102) can be fastened directly to one another or to a common frame. Preferably, the interface (148) enables a single device board (160) to simultaneously engage interfaces (148) on multiple testers (102). More preferably, the interface (148) extends from a top surface of the tester (102) to engage the device board (160). Vents (144,146) and front surfaces of an enclosure enables movement of air to cool components of the tester (102) without interference from testers (102) on either side or back of the enclosure. La présente invention concerne un appareil d'essai conformé à être superposé à au moins un autre appareil d'essai pour constituer un système de test pour la vérification simultanée d'une pluralité de dispositifs en parallèle sur différents appareils d'essai, ou la vérification d'un dispositif présentant un nombre de broches supérieur à celui qui peut être disposé sur un seul appareil d'essai. L'appareil d'essai comporte un site d'essai présentant une pluralité de canaux de broches électroniques, une interface pour l'interfaçage avec le dispositif, et un ordinateur d'interfaçage avec un ordinateur hôte dans le système de test. Les appareils d'essai peuvent être fixés directement les uns aux autres ou via un bâti. De préférence, l'interface permet l'engagement simultané d'une plaque de dispositif unique sur des appareils d'essai multiples. Plus avantageusement, l'interface s'étend à partir d'une surface supérieure de l'appareil d'essai pour être en prise avec la plaque du dispositif. Des évents dans les surfaces supérieure et frontale d'une enceinte permettent la circulation d'air pour le refroidissement des composants de l'appareil d'essai sans interférence des appareils d'essai de chaque côté ou de l'arrière de l'enceinte.
AbstractList A tester configured to stack with at least one other tester (102)f to provide a test system for simultaneously testing a number of devices in parallel on different testers (102), or testing a device having more pins than can be accommodated by a single tester (102). The tester (102) includes a test site (104) with a number of pin electronics channel (120), an interface (148) for interfacing with the device, and a computer for interfacing with a host computer (110) in the test system. The testers (102) can be fastened directly to one another or to a common frame. Preferably, the interface (148) enables a single device board (160) to simultaneously engage interfaces (148) on multiple testers (102). More preferably, the interface (148) extends from a top surface of the tester (102) to engage the device board (160). Vents (144,146) and front surfaces of an enclosure enables movement of air to cool components of the tester (102) without interference from testers (102) on either side or back of the enclosure. La présente invention concerne un appareil d'essai conformé à être superposé à au moins un autre appareil d'essai pour constituer un système de test pour la vérification simultanée d'une pluralité de dispositifs en parallèle sur différents appareils d'essai, ou la vérification d'un dispositif présentant un nombre de broches supérieur à celui qui peut être disposé sur un seul appareil d'essai. L'appareil d'essai comporte un site d'essai présentant une pluralité de canaux de broches électroniques, une interface pour l'interfaçage avec le dispositif, et un ordinateur d'interfaçage avec un ordinateur hôte dans le système de test. Les appareils d'essai peuvent être fixés directement les uns aux autres ou via un bâti. De préférence, l'interface permet l'engagement simultané d'une plaque de dispositif unique sur des appareils d'essai multiples. Plus avantageusement, l'interface s'étend à partir d'une surface supérieure de l'appareil d'essai pour être en prise avec la plaque du dispositif. Des évents dans les surfaces supérieure et frontale d'une enceinte permettent la circulation d'air pour le refroidissement des composants de l'appareil d'essai sans interférence des appareils d'essai de chaque côté ou de l'arrière de l'enceinte.
Author TRUDEAU, PAUL, G
MAGLIOCCO, PAUL
WAKEFIELD, RAY
Author_xml – fullname: WAKEFIELD, RAY
– fullname: TRUDEAU, PAUL, G
– fullname: MAGLIOCCO, PAUL
BookMark eNrjYmDJy89L5WRwDA5xdPZ2dPJxVQh29fV09vdzCXUO8Q9SCHENDlEIjgwOcfVVcPRzUfB1DfHwd1FwA0r5B7gGOYZ4-rkrBDv6uvIwsKYl5hSn8kJpbgZFN9cQZw_d1IL8-NTigsTk1LzUkvhwfwNjAyNLC2NjR2NjYtQAAP47LOY
ContentType Patent
DBID EVB
DatabaseName esp@cenet
DatabaseTitleList
Database_xml – sequence: 1
  dbid: EVB
  name: esp@cenet
  url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP
  sourceTypes: Open Access Repository
DeliveryMethod fulltext_linktorsrc
Discipline Medicine
Chemistry
Sciences
Physics
DocumentTitleAlternate SYSTEME EMPILABLE DE TEST DE SEMI-CONDUCTEURS ET PROCEDE UTILISANT UN TEL SYSTEME
Edition 7
ExternalDocumentID WO03029833A3
GroupedDBID EVB
ID FETCH-epo_espacenet_WO03029833A33
IEDL.DBID EVB
IngestDate Fri Jul 19 12:44:27 EDT 2024
IsOpenAccess true
IsPeerReviewed false
IsScholarly false
Language English
French
LinkModel DirectLink
MergedId FETCHMERGED-epo_espacenet_WO03029833A33
Notes Application Number: WO2002US31682
OpenAccessLink https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20031218&DB=EPODOC&CC=WO&NR=03029833A3
ParticipantIDs epo_espacenet_WO03029833A3
PublicationCentury 2000
PublicationDate 20031218
PublicationDateYYYYMMDD 2003-12-18
PublicationDate_xml – month: 12
  year: 2003
  text: 20031218
  day: 18
PublicationDecade 2000
PublicationYear 2003
RelatedCompanies NEXTEST SYSTEMS CORPORATION
TRUDEAU, PAUL, G
MAGLIOCCO, PAUL
WAKEFIELD, RAY
RelatedCompanies_xml – name: NEXTEST SYSTEMS CORPORATION
– name: MAGLIOCCO, PAUL
– name: TRUDEAU, PAUL, G
– name: WAKEFIELD, RAY
Score 2.5897896
Snippet A tester configured to stack with at least one other tester (102)f to provide a test system for simultaneously testing a number of devices in parallel on...
SourceID epo
SourceType Open Access Repository
SubjectTerms MEASURING
MEASURING ELECTRIC VARIABLES
MEASURING MAGNETIC VARIABLES
PHYSICS
TESTING
Title STACKABLE SEMICONDUCTOR TEST SYSTEM AND METHOD FOR OPERATING SAME
URI https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20031218&DB=EPODOC&locale=&CC=WO&NR=03029833A3
hasFullText 1
inHoldings 1
isFullTextHit
isPrint
link http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV1LT8MwDLbGeN5ggGA8FCTUW8X6Gu1hQl2TMQFtpzWDcZqaNkhw6CZWxN_HKRvjAldHshJHjvM59heAS7zSO9dmJnTRlqZuZ47UhYMbkmZW1m65QhiGanAOo3Z_ZN-NnXEN3pa9MBVP6GdFjogelaG_l9V5PVslsWhVWzm_Eq8omt70eIdqS3RsGRiyNNrtsEFM40ALAsRtWjRUDFGm51qWb63BuqLdUjz77LGrulJmv0NKbxc2BqitKPegJosGbAfLn9casBUuHrwbsFlVaGZzFC68cL6PRyH3g3u_-8BIoswYR3QU8HhIOEs4SZ4TzkLiR5SEjPdjShDokXjAVDoquiWJH7IDuOgxHvR1nNXkxwSTp3i1AOsQ6sW0kEdAcmmk4gUjSpq27NzLXakQhGejmS1PSPMYmn_raf43eAI732Vrpm64p1Av3z_kGYbfUpxXdvsCFr6DYg
link.rule.ids 230,308,780,885,25564,76547
linkProvider European Patent Office
linkToHtml http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV3dT8JADG8QP_BNUaP4dSZmb4vsC7YHYsZ2OIVthB2KT2Q3zkQfBhGM_769CeKLvvaS5q6X9tf22h7ANbr0VlPPuMobQlfNzBIqt_BC0szIGnWbc02TDc5h1AiG5sPIGpXgbdULU8wJ_SyGI6JGZajvi8Jez9ZJLL-orZzf8FckTW87rOUrq-jY0BCyFL_dov3Yjz3F8zBuU6KBnBClO7ZhuMYGbDblj7vSdXpsy66U2W9I6ezBVh-55Yt9KIm8ChVv9fNaFXbC5YN3FbaLCs1sjsSlFs4P0BQy1-u67R4liRRjHPlDj8UDwmjCSPKcMBoSN_JJSFkQ-wQDPRL3qUxHRXckcUN6CFcdyrxAxV2Nf0QwforXBzCOoJxPc3EMZCK0lL8goqRp3Zw4E1vICMIxUcyGw4V-ArW_-dT-W7yESsDC3rh3H3VPYfe7hE1XNfsMyov3D3GOULzgF4UMvwBpjIZT
openUrl ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=STACKABLE+SEMICONDUCTOR+TEST+SYSTEM+AND+METHOD+FOR+OPERATING+SAME&rft.inventor=WAKEFIELD%2C+RAY&rft.inventor=TRUDEAU%2C+PAUL%2C+G&rft.inventor=MAGLIOCCO%2C+PAUL&rft.date=2003-12-18&rft.externalDBID=A3&rft.externalDocID=WO03029833A3