SYNCHORNIZED MUTLI-OUTPUT DIGITAL CLOCK MANAGER
A digital clock manager is provided. The digital clock manager generates an output clock signal that causes a skewed clock signal to be synchonized with a reference clock signal. Furthermore, the digital clock manager generates a frequency adjusted clock signal that is synchronized with the output c...
Saved in:
Main Authors | , , |
---|---|
Format | Patent |
Language | English French |
Published |
27.03.2003
|
Edition | 7 |
Subjects | |
Online Access | Get full text |
Cover
Loading…
Abstract | A digital clock manager is provided. The digital clock manager generates an output clock signal that causes a skewed clock signal to be synchonized with a reference clock signal. Furthermore, the digital clock manager generates a frequency adjusted clock signal that is synchronized with the output clock signal during concurrence periods. The digital clock manager includes a delay lock loop and a digital frequency synthesizer. The delay lock loop and a digital frequency synthesizer. The output clock signal lags the synchrozing clock signal by a DLL output delay. Similarly, the frequency adjusted clock signal lags the synchronizing clock signal by a DFS output delay. By matching the DLL output delay to the DFS output delay, the digital clock manager synchronizes the output clock signal and the frequency adjusted clock signal.
L'invention concerne un gestionnaire d'horloge numérique. Ce gestionnaire d'horloge numérique produit un signal d'horloge de sortie permettant la synchronisation d'un signal d'horloge asymétrique avec un signal d'horloge de référence. Par ailleurs, le gestionnaire d'horloge numérique produit un signal d'horloge réglé en fréquence et synchronisé avec le signal d'horloge de sortie pendant des périodes de concurrence. Ce gestionnaire d'horloge numérique comprend une boucle d'asservissement de retard ainsi qu'un synthétiseur de fréquence numérique. La boucle d'asservissement de retard produit un signal d'horloge de synchronisation envoyé au synthétiseur de fréquence numérique. Le signal d'horloge de sortie retarde le signal d'horloge de synchronisation au moyen d'un retard de sortie DLL. Parallèlement, le signal d'horloge réglé en fréquence retarde de signal d'horloge de synchronisation au moyen d'un retard de sortie DFS. La mise en correspondance entre le retard de sortie DLL et le retard de sortie DFS permet au gestionnaire d'horloge numérique de synchroniser le signal d'horloge de sortie et le signal d'horloge réglé en fréquence. |
---|---|
AbstractList | A digital clock manager is provided. The digital clock manager generates an output clock signal that causes a skewed clock signal to be synchonized with a reference clock signal. Furthermore, the digital clock manager generates a frequency adjusted clock signal that is synchronized with the output clock signal during concurrence periods. The digital clock manager includes a delay lock loop and a digital frequency synthesizer. The delay lock loop and a digital frequency synthesizer. The output clock signal lags the synchrozing clock signal by a DLL output delay. Similarly, the frequency adjusted clock signal lags the synchronizing clock signal by a DFS output delay. By matching the DLL output delay to the DFS output delay, the digital clock manager synchronizes the output clock signal and the frequency adjusted clock signal.
L'invention concerne un gestionnaire d'horloge numérique. Ce gestionnaire d'horloge numérique produit un signal d'horloge de sortie permettant la synchronisation d'un signal d'horloge asymétrique avec un signal d'horloge de référence. Par ailleurs, le gestionnaire d'horloge numérique produit un signal d'horloge réglé en fréquence et synchronisé avec le signal d'horloge de sortie pendant des périodes de concurrence. Ce gestionnaire d'horloge numérique comprend une boucle d'asservissement de retard ainsi qu'un synthétiseur de fréquence numérique. La boucle d'asservissement de retard produit un signal d'horloge de synchronisation envoyé au synthétiseur de fréquence numérique. Le signal d'horloge de sortie retarde le signal d'horloge de synchronisation au moyen d'un retard de sortie DLL. Parallèlement, le signal d'horloge réglé en fréquence retarde de signal d'horloge de synchronisation au moyen d'un retard de sortie DFS. La mise en correspondance entre le retard de sortie DLL et le retard de sortie DFS permet au gestionnaire d'horloge numérique de synchroniser le signal d'horloge de sortie et le signal d'horloge réglé en fréquence. |
Author | PERCEY, ANDREW, K LOGUE, JOHN, D GOETTING, F., ERICH |
Author_xml | – fullname: PERCEY, ANDREW, K – fullname: LOGUE, JOHN, D – fullname: GOETTING, F., ERICH |
BookMark | eNrjYmDJy89L5WTQD470c_bwD_LzjHJ1UfANDfHx1PUPDQkIDVFw8XT3DHH0UXD28Xf2VvB19HN0dw3iYWBNS8wpTuWF0twMCm6uIc4euqkF-fGpxQWJyal5qSXx4f4GRkaWluYmjsbGRCgBANvpJ9I |
ContentType | Patent |
DBID | EVB |
DatabaseName | esp@cenet |
DatabaseTitleList | |
Database_xml | – sequence: 1 dbid: EVB name: esp@cenet url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP sourceTypes: Open Access Repository |
DeliveryMethod | fulltext_linktorsrc |
Discipline | Medicine Chemistry Sciences Physics |
DocumentTitleAlternate | GESTIONNAIRE D'HORLOGE NUMERIQUE SYNCHRONISE A SORTIES MULTIPLES |
Edition | 7 |
ExternalDocumentID | WO0229974A3 |
GroupedDBID | EVB |
ID | FETCH-epo_espacenet_WO0229974A33 |
IEDL.DBID | EVB |
IngestDate | Fri Jul 19 11:22:21 EDT 2024 |
IsOpenAccess | true |
IsPeerReviewed | false |
IsScholarly | false |
Language | English French |
LinkModel | DirectLink |
MergedId | FETCHMERGED-epo_espacenet_WO0229974A33 |
Notes | Application Number: WO2001US31251 |
OpenAccessLink | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20030327&DB=EPODOC&CC=WO&NR=0229974A3 |
ParticipantIDs | epo_espacenet_WO0229974A3 |
PublicationCentury | 2000 |
PublicationDate | 20030327 |
PublicationDateYYYYMMDD | 2003-03-27 |
PublicationDate_xml | – month: 03 year: 2003 text: 20030327 day: 27 |
PublicationDecade | 2000 |
PublicationYear | 2003 |
RelatedCompanies | XILINX, INC |
RelatedCompanies_xml | – name: XILINX, INC |
Score | 2.5742898 |
Snippet | A digital clock manager is provided. The digital clock manager generates an output clock signal that causes a skewed clock signal to be synchonized with a... |
SourceID | epo |
SourceType | Open Access Repository |
SubjectTerms | AUTOMATIC CONTROL, STARTING, SYNCHRONISATION, OR STABILISATIONOF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES BASIC ELECTRONIC CIRCUITRY CALCULATING COMPUTING COUNTING ELECTRIC COMMUNICATION TECHNIQUE ELECTRIC DIGITAL DATA PROCESSING ELECTRICITY PHYSICS TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHICCOMMUNICATION |
Title | SYNCHORNIZED MUTLI-OUTPUT DIGITAL CLOCK MANAGER |
URI | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20030327&DB=EPODOC&locale=&CC=WO&NR=0229974A3 |
hasFullText | 1 |
inHoldings | 1 |
isFullTextHit | |
isPrint | |
link | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV1LT4NAEJ7U-rwpaqyvcDDcSC1QHgdi2gUE5RUErV4aoDTphTaC8e87rKV60WQvO5tMZjeZ-WZ2Z2YBbnIVYUfJM16WlDkvpQPUuWw242VVyKShkOYiDRQ9X7YT6WEynHRg0dbC0D6hn7Q5ImpUjvpeU3u9-rnEMmhuZdXPFkha3lmxbnBtdIwGWVA4Y6ybYWAEhCME4zbOj3SEKg1d55G4BduNF9202Tefx01Ryuo3oliHsBMis7I-gk5RMrBP2o_XGNjz1u_dDOzSBM28QuJaCatj6D-9-sQOIt95Mw3WS2LX4YMkDpOYNZx7Jx65LHED8sh-d-uPToC1zJjYPMow3ex3-hJspBVPoVsuy-IMWLHINfU2ldRijjFDihNElubdstAEVR6oPej9yeb8n7ULOKAJajgE5RK69ftHcYVAW2fX9Ii-AFtjfMM |
link.rule.ids | 230,309,786,891,25594,76906 |
linkProvider | European Patent Office |
linkToHtml | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV1LT8JAEJ4gPvCmqBGfPZjeGqQtfRyIgS21lT5I3Sp4adpSEi6F2Br_vtMV0Isme9nZZDK7ycw3szszC3CXagg7apoIiqzOBTnuoM4ls5mgaGIid8U4lVig6HqKFcpPk-6kBotNLQzrE_rJmiOiRqWo7yWz16ufSyyD5VYW7WSBpOWDSXsGv4mO0SCLKm8MesOxb_iEJwTjNt4LeghVOrrOfWkHdtWqOW_lOb0MqqKU1W9EMY9gb4zM8vIYalnehAbZfLzWhAN3_d7dhH2WoJkWSFwrYXEC7eepRyw_8Oy3ocG5IXVswQ_pOKScYT_atO9wxPHJiPvu1h-cAmcOKbEElCHa7jd69bfSSmdQz5d5dg6clKW6dh_LWjbHmCHGCSJL9W6Z6aKmdLQWtP5kc_HP2i00LOo6kWN7o0s4ZMlqOET1Curl-0d2jaBbJjfsuL4AWVN_sA |
openUrl | ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=SYNCHORNIZED+MUTLI-OUTPUT+DIGITAL+CLOCK+MANAGER&rft.inventor=PERCEY%2C+ANDREW%2C+K&rft.inventor=LOGUE%2C+JOHN%2C+D&rft.inventor=GOETTING%2C+F.%2C+ERICH&rft.date=2003-03-27&rft.externalDBID=A3&rft.externalDocID=WO0229974A3 |