UNIFIED SYSTEMS AND METHODS FOR INTERCHIP AND INTRACHIP NODE COMMUNICATION

인터칩 및 인트라칩 노드 통신을 위한 통합된 시스템들 및 방법들이 개시된다. 일 양태에서, 컴퓨팅 디바이스 내에서 칩들의 각각을 접속하는 단일 통합된 저속 버스가 제공된다. 칩들은 물리 계층 인터페이스 및 연관된 게이트웨이를 통해 버스에 커플링한다. 게이트웨이는 인터페이스 패브릭 (fabric) 에서의 매 노드에 대한 스테이터스들을 요약하는 스테이터스 테이블을 저장하는 메모리를 포함한다. 노드들은 상태 변화들을 경험할 때, 노드들은 연관된 로컬 게이트웨이들에 업데이트들을 제공한다. 로컬 게이트웨이들은 그 후, 스카우트 메시지를 사용...

Full description

Saved in:
Bibliographic Details
Main Authors WIETFELDT RICHARD DOMINIC, WILEY GEORGE ALAN, LECLERCQ MAXIME
Format Patent
LanguageEnglish
Korean
Published 09.07.2024
Subjects
Online AccessGet full text

Cover

Loading…
Abstract 인터칩 및 인트라칩 노드 통신을 위한 통합된 시스템들 및 방법들이 개시된다. 일 양태에서, 컴퓨팅 디바이스 내에서 칩들의 각각을 접속하는 단일 통합된 저속 버스가 제공된다. 칩들은 물리 계층 인터페이스 및 연관된 게이트웨이를 통해 버스에 커플링한다. 게이트웨이는 인터페이스 패브릭 (fabric) 에서의 매 노드에 대한 스테이터스들을 요약하는 스테이터스 테이블을 저장하는 메모리를 포함한다. 노드들은 상태 변화들을 경험할 때, 노드들은 연관된 로컬 게이트웨이들에 업데이트들을 제공한다. 로컬 게이트웨이들은 그 후, 스카우트 메시지를 사용하여, 상태 변화들에 관한 정보로 원격 게이트웨이들에게 메시징한다. 제 1 노드가 제 2 노드로의 신호를 준비하고 있을 때, 제 1 노드는 제 2 노드에 대한 현재 스테이터스를 결정하기 위해 연관된 로컬 게이트웨이에서 스테이터스 테이블을 체크한다. 제 2 노드의 스테이터스 테이블에 기초하여, 제 1 노드는 메시지를 전송하거나 다른 적절한 액션을 취할 수도 있다. Unified systems and methods for interchip and intrachip node communication are disclosed. In one aspect, a single unified low-speed bus is provided that connects each of the chips within a computing device. The chips couple to the bus through a physical layer interface and associated gateway. The gateway includes memory that stores a status table summarizing statuses for every node in the interface fabric. As nodes experience state changes, the nodes provide updates to associated local gateways. The local gateways then message, using a scout message, remote gateways with information relating to the state changes. When a first node is preparing a signal to a second node, the first node checks the status table at the associated local gateway to determine a current status for the second node. Based on the status of the second node, the first node may send the message or take other appropriate action.
AbstractList 인터칩 및 인트라칩 노드 통신을 위한 통합된 시스템들 및 방법들이 개시된다. 일 양태에서, 컴퓨팅 디바이스 내에서 칩들의 각각을 접속하는 단일 통합된 저속 버스가 제공된다. 칩들은 물리 계층 인터페이스 및 연관된 게이트웨이를 통해 버스에 커플링한다. 게이트웨이는 인터페이스 패브릭 (fabric) 에서의 매 노드에 대한 스테이터스들을 요약하는 스테이터스 테이블을 저장하는 메모리를 포함한다. 노드들은 상태 변화들을 경험할 때, 노드들은 연관된 로컬 게이트웨이들에 업데이트들을 제공한다. 로컬 게이트웨이들은 그 후, 스카우트 메시지를 사용하여, 상태 변화들에 관한 정보로 원격 게이트웨이들에게 메시징한다. 제 1 노드가 제 2 노드로의 신호를 준비하고 있을 때, 제 1 노드는 제 2 노드에 대한 현재 스테이터스를 결정하기 위해 연관된 로컬 게이트웨이에서 스테이터스 테이블을 체크한다. 제 2 노드의 스테이터스 테이블에 기초하여, 제 1 노드는 메시지를 전송하거나 다른 적절한 액션을 취할 수도 있다. Unified systems and methods for interchip and intrachip node communication are disclosed. In one aspect, a single unified low-speed bus is provided that connects each of the chips within a computing device. The chips couple to the bus through a physical layer interface and associated gateway. The gateway includes memory that stores a status table summarizing statuses for every node in the interface fabric. As nodes experience state changes, the nodes provide updates to associated local gateways. The local gateways then message, using a scout message, remote gateways with information relating to the state changes. When a first node is preparing a signal to a second node, the first node checks the status table at the associated local gateway to determine a current status for the second node. Based on the status of the second node, the first node may send the message or take other appropriate action.
Author WILEY GEORGE ALAN
WIETFELDT RICHARD DOMINIC
LECLERCQ MAXIME
Author_xml – fullname: WIETFELDT RICHARD DOMINIC
– fullname: WILEY GEORGE ALAN
– fullname: LECLERCQ MAXIME
BookMark eNrjYmDJy89L5WTwCvXzdPN0dVEIjgwOcfUNVnD0c1HwdQ3x8HcJVnDzD1Lw9AtxDXL28AwAywB5QY5gnp-_i6uCs7-vL9AAZ8cQT38_HgbWtMSc4lReKM3NoOzmGuLsoZtakB-fWlyQmJyal1oS7x1kZGBkYmBoYGFqYeBoTJwqAEP5MAg
ContentType Patent
DBID EVB
DatabaseName esp@cenet
DatabaseTitleList
Database_xml – sequence: 1
  dbid: EVB
  name: esp@cenet
  url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP
  sourceTypes: Open Access Repository
DeliveryMethod fulltext_linktorsrc
Discipline Medicine
Chemistry
Sciences
Physics
DocumentTitleAlternate 인터칩 및 인트라칩 노드 통신을 위한 통합된 시스템들 및 방법들
ExternalDocumentID KR20240108580A
GroupedDBID EVB
ID FETCH-epo_espacenet_KR20240108580A3
IEDL.DBID EVB
IngestDate Fri Oct 04 05:01:55 EDT 2024
IsOpenAccess true
IsPeerReviewed false
IsScholarly false
Language English
Korean
LinkModel DirectLink
MergedId FETCHMERGED-epo_espacenet_KR20240108580A3
Notes Application Number: KR20247022151
OpenAccessLink https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20240709&DB=EPODOC&CC=KR&NR=20240108580A
ParticipantIDs epo_espacenet_KR20240108580A
PublicationCentury 2000
PublicationDate 20240709
PublicationDateYYYYMMDD 2024-07-09
PublicationDate_xml – month: 07
  year: 2024
  text: 20240709
  day: 09
PublicationDecade 2020
PublicationYear 2024
RelatedCompanies QUALCOMM INCORPORATED
RelatedCompanies_xml – name: QUALCOMM INCORPORATED
Score 3.5038426
Snippet 인터칩 및 인트라칩 노드 통신을 위한 통합된 시스템들 및 방법들이 개시된다. 일 양태에서, 컴퓨팅 디바이스 내에서 칩들의 각각을 접속하는 단일 통합된 저속 버스가 제공된다. 칩들은 물리 계층 인터페이스 및 연관된 게이트웨이를 통해 버스에 커플링한다. 게이트웨이는 인터페이스 패브릭...
SourceID epo
SourceType Open Access Repository
SubjectTerms CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
PHYSICS
Title UNIFIED SYSTEMS AND METHODS FOR INTERCHIP AND INTRACHIP NODE COMMUNICATION
URI https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20240709&DB=EPODOC&locale=&CC=KR&NR=20240108580A
hasFullText 1
inHoldings 1
isFullTextHit
isPrint
link http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV1LT8JAEJ4gPm-KEh9oNtH01oiUvg7EwO42BdKWtNXgibSlTYyGElvj33e6gHLiODvJZB-Znf12v5kFeDB1U43iLJIjVY3krpbEspFliqypasfIojRVBJvQcTX7pTuaqtMafG5yYUSd0B9RHBE9KkF_L8V-vfy_xGKCW1k8xu_YlD9bYY9Ja3RcwZO2KbFBj0885lGJ0t7Yl1x_pauY9ka7vwf7eJDWK3_gr4MqL2W5HVSsUziYoL1FeQa1j7wBx3Tz91oDjpz1k3cDDgVHMymwce2HxTmMELZZQ85I8BaE3AlI32XE4aHtsYAgriOi0i21hxOhQcnvC8n1GCfUcxw0sEohvoB7i4fUlrF7s7_ZmI397bEoTagv8kV6CUSvVkN_mncjDMuIGows1tuxqSe4KWXavHMFrV2Wrnerb-CkEgVT1WxBvfz6Tm8xHpfxnZjGXxkrh2A
link.rule.ids 230,309,783,888,25576,76876
linkProvider European Patent Office
linkToHtml http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfV1LT8JAEJ4gPvCmqPGBuommt0YE-joQA7vblMe2pK0GT6QtbWI0QKTGv-90AfXEcXeSyT4yM_vtfjMLcG8ZlhbFWaRGmhapLT2JVTPLmqquaQ0zi9K0KdmEwtWd51Z_rI1L8LHJhZF1Qr9lcUS0qATtPZf-evF3icUkt3L5EL9h1_zJDttMWaPjAp7ULYV123zkMY8qlLYHvuL6K1nBtDfrnR3YxUO2UdgDf-kWeSmL_0HFPoK9Eeqb5cdQep9XoUI3f69V4UCsn7yrsC85mskSO9d2uDyBPsI2u8cZCV6DkIuAdFxGBA8djwUEcR2RlW6p0xtJCbb8jmy5HuOEekKgglUK8Snc2TykjorDm_yuxmTg_59L8wzKs_ksPQdiFLthPE5bEYZlRA1mFhv12DISdEqZPm1cQG2bpsvt4luoOKEYToY9d3AFh4VIslatGpTzz6_0GmNzHt_IJf0BnrKKUw
openUrl ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=UNIFIED+SYSTEMS+AND+METHODS+FOR+INTERCHIP+AND+INTRACHIP+NODE+COMMUNICATION&rft.inventor=WIETFELDT+RICHARD+DOMINIC&rft.inventor=WILEY+GEORGE+ALAN&rft.inventor=LECLERCQ+MAXIME&rft.date=2024-07-09&rft.externalDBID=A&rft.externalDocID=KR20240108580A