Semiconductor device
The present invention relates to a semiconductor device capable of ensuring a power rail with a sufficient width and increasing a degree of integration by including a unidirectional wire structure and a cross-gate contact structure. The semiconductor device comprises: a first active area extending o...
Saved in:
Main Authors | , , , , , |
---|---|
Format | Patent |
Language | English Korean |
Published |
05.04.2018
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Abstract | The present invention relates to a semiconductor device capable of ensuring a power rail with a sufficient width and increasing a degree of integration by including a unidirectional wire structure and a cross-gate contact structure. The semiconductor device comprises: a first active area extending on the substrate in a first direction; a first gate electrode and a second gate electrode extending in a second direction intersecting the first direction and spaced apart from each other; a first impurity area disposed at one side of the first gate electrode in the first active area; a second impurity area disposed at the other side of the first gate electrode and at one side of the second gate electrode in the first active region; a third impurity area disposed at the other side of the second gate electrode in the first active area; a cross-gate contact electrically connecting the first and second impurity areas across the first gate electrode; a first contact connected to the third impurity area; a first wire electrically connected to the cross-gate contact and only extending in the first direction; and a second wire electrically connected to the first contact, extending only in the first direction, and disposed on the same line as the first wire.
본 발명은 단방향(uni-directional)의 배선 구조와, 크로스 게이트 컨택(cross-gate contect) 구조를 포함함으로써, 충분한 폭의 파워 레일을 확보하고, 집적도를 높일 수 있는 레이아웃을 갖는 반도체 장치를 제공하기 것이다. 상기 반도체 장치는, 기판 상에 제1 방향으로 연장되는 제1 액티브 영역, 상기 제1 방향과 교차하는 제2 방향으로 연장되고 서로 이격되는 제1 게이트 전극 및 제2 게이트 전극, 상기 제1 액티브 영역에서 상기 제1 게이트 전극의 일측에 배치되는 제1 불순물 영역, 상기 제1 액티브 영역에서 상기 제1 게이트 전극의 타측 및 상기 제2 게이트 전극의 일측에 배치되는 제2 불순물 영역, 상기 제1 액티브 영역에서 상기 제2 게이트 전극의 타측에 배치되는 제3 불순물 영역, 상기 제1 게이트 전극을 가로 질러, 상기 제1 불순물 영역과 상기 제2 불순물 영역을 전기적으로 연결하는 크로스 게이트 컨택, 상기 제3 불순물 영역에 접속되는 제1 컨택, 상기 크로스 게이트 컨택과 전기적으로 연결되고, 상기 제1 방향으로만 연장되는 제1 배선, 및 상기 제1 컨택과 전기적으로 연결되고, 상기 제1 방향으로만 연장되며 상기 제1 배선과 동일 선상에 배치되는 제2 배선을 포함한다. |
---|---|
AbstractList | The present invention relates to a semiconductor device capable of ensuring a power rail with a sufficient width and increasing a degree of integration by including a unidirectional wire structure and a cross-gate contact structure. The semiconductor device comprises: a first active area extending on the substrate in a first direction; a first gate electrode and a second gate electrode extending in a second direction intersecting the first direction and spaced apart from each other; a first impurity area disposed at one side of the first gate electrode in the first active area; a second impurity area disposed at the other side of the first gate electrode and at one side of the second gate electrode in the first active region; a third impurity area disposed at the other side of the second gate electrode in the first active area; a cross-gate contact electrically connecting the first and second impurity areas across the first gate electrode; a first contact connected to the third impurity area; a first wire electrically connected to the cross-gate contact and only extending in the first direction; and a second wire electrically connected to the first contact, extending only in the first direction, and disposed on the same line as the first wire.
본 발명은 단방향(uni-directional)의 배선 구조와, 크로스 게이트 컨택(cross-gate contect) 구조를 포함함으로써, 충분한 폭의 파워 레일을 확보하고, 집적도를 높일 수 있는 레이아웃을 갖는 반도체 장치를 제공하기 것이다. 상기 반도체 장치는, 기판 상에 제1 방향으로 연장되는 제1 액티브 영역, 상기 제1 방향과 교차하는 제2 방향으로 연장되고 서로 이격되는 제1 게이트 전극 및 제2 게이트 전극, 상기 제1 액티브 영역에서 상기 제1 게이트 전극의 일측에 배치되는 제1 불순물 영역, 상기 제1 액티브 영역에서 상기 제1 게이트 전극의 타측 및 상기 제2 게이트 전극의 일측에 배치되는 제2 불순물 영역, 상기 제1 액티브 영역에서 상기 제2 게이트 전극의 타측에 배치되는 제3 불순물 영역, 상기 제1 게이트 전극을 가로 질러, 상기 제1 불순물 영역과 상기 제2 불순물 영역을 전기적으로 연결하는 크로스 게이트 컨택, 상기 제3 불순물 영역에 접속되는 제1 컨택, 상기 크로스 게이트 컨택과 전기적으로 연결되고, 상기 제1 방향으로만 연장되는 제1 배선, 및 상기 제1 컨택과 전기적으로 연결되고, 상기 제1 방향으로만 연장되며 상기 제1 배선과 동일 선상에 배치되는 제2 배선을 포함한다. |
Author | RANJAN RAJEEV PARK, CHUL HONG CHUN, KWAN YOUNG SHARMA DEEPAK KUCHANURI SUBHASH YANG, JAE SEOK |
Author_xml | – fullname: SHARMA DEEPAK – fullname: YANG, JAE SEOK – fullname: RANJAN RAJEEV – fullname: KUCHANURI SUBHASH – fullname: CHUN, KWAN YOUNG – fullname: PARK, CHUL HONG |
BookMark | eNrjYmDJy89L5WQQCU7NzUzOz0spTS7JL1JISS3LTE7lYWBNS8wpTuWF0twMym6uIc4euqkF-fGpxQWJyal5qSXx3kFGBoYWBgbGJpYW5o7GxKkCAK5fI5g |
ContentType | Patent |
DBID | EVB |
DatabaseName | esp@cenet |
DatabaseTitleList | |
Database_xml | – sequence: 1 dbid: EVB name: esp@cenet url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP sourceTypes: Open Access Repository |
DeliveryMethod | fulltext_linktorsrc |
Discipline | Medicine Chemistry Sciences |
DocumentTitleAlternate | 반도체 장치 |
ExternalDocumentID | KR20180034987A |
GroupedDBID | EVB |
ID | FETCH-epo_espacenet_KR20180034987A3 |
IEDL.DBID | EVB |
IngestDate | Fri Jul 19 14:37:26 EDT 2024 |
IsOpenAccess | true |
IsPeerReviewed | false |
IsScholarly | false |
Language | English Korean |
LinkModel | DirectLink |
MergedId | FETCHMERGED-epo_espacenet_KR20180034987A3 |
Notes | Application Number: KR20160124898 |
OpenAccessLink | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20180405&DB=EPODOC&CC=KR&NR=20180034987A |
ParticipantIDs | epo_espacenet_KR20180034987A |
PublicationCentury | 2000 |
PublicationDate | 20180405 |
PublicationDateYYYYMMDD | 2018-04-05 |
PublicationDate_xml | – month: 04 year: 2018 text: 20180405 day: 05 |
PublicationDecade | 2010 |
PublicationYear | 2018 |
RelatedCompanies | SAMSUNG ELECTRONICS CO., LTD |
RelatedCompanies_xml | – name: SAMSUNG ELECTRONICS CO., LTD |
Score | 3.1202757 |
Snippet | The present invention relates to a semiconductor device capable of ensuring a power rail with a sufficient width and increasing a degree of integration by... |
SourceID | epo |
SourceType | Open Access Repository |
SubjectTerms | BASIC ELECTRIC ELEMENTS ELECTRIC SOLID STATE DEVICES NOT OTHERWISE PROVIDED FOR ELECTRICITY SEMICONDUCTOR DEVICES |
Title | Semiconductor device |
URI | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20180405&DB=EPODOC&locale=&CC=KR&NR=20180034987A |
hasFullText | 1 |
inHoldings | 1 |
isFullTextHit | |
isPrint | |
link | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwY2BQAbawU8wszIx1UxMTE3VNEs2SgHkuNVE32TQx0SDJ1MAsKRG8ytfPzCPUxCvCNIKJIQe2FwZ8Tmg5-HBEYI5KBub3EnB5XYAYxHIBr60s1k_KBArl27uF2LqoQXvHhhbANGmq5uJk6xrg7-LvrObsbOsdpOYXBJEDncViYe7IzMAKakiDTtp3DXMC7UspQK5U3AQZ2AKA5uWVCDEwZecLM3A6w-5eE2bg8IVOeQOZ0NxXLMIgEgxayZ6fBzqiNb9IISUVlMtFGZTdXEOcPXSBxsfDfRPvHYTsFmMxBhZgPz9VgkHBIskyBdjBsDBJMkwEdrOAYZdmkZyYbJJoaJxkYm5kIskgg88kKfzS0gxcIC540YmpDANLSVFpqiywPi1JkgMHAwCcing0 |
link.rule.ids | 230,309,786,891,25594,76906 |
linkProvider | European Patent Office |
linkToHtml | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwY2BQAbawU8wszIx1UxMTE3VNEs2SgHkuNVE32TQx0SDJ1MAsKRG8ytfPzCPUxCvCNIKJIQe2FwZ8Tmg5-HBEYI5KBub3EnB5XYAYxHIBr60s1k_KBArl27uF2LqoQXvHhhbANGmq5uJk6xrg7-LvrObsbOsdpOYXBJEDncViYe7IzMBqDjqfF9R4CnMC7UspQK5U3AQZ2AKA5uWVCDEwZecLM3A6w-5eE2bg8IVOeQOZ0NxXLMIgEgxayZ6fBzqiNb9IISUVlMtFGZTdXEOcPXSBxsfDfRPvHYTsFmMxBhZgPz9VgkHBIskyBdjBsDBJMkwEdrOAYZdmkZyYbJJoaJxkYm5kIskgg88kKfzS8gycHiG-PvE-nn7e0gxcICnwAhRTGQaWkqLSVFlg3VqSJAcOEgBjTnsh |
openUrl | ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=Semiconductor+device&rft.inventor=SHARMA+DEEPAK&rft.inventor=YANG%2C+JAE+SEOK&rft.inventor=RANJAN+RAJEEV&rft.inventor=KUCHANURI+SUBHASH&rft.inventor=CHUN%2C+KWAN+YOUNG&rft.inventor=PARK%2C+CHUL+HONG&rft.date=2018-04-05&rft.externalDBID=A&rft.externalDocID=KR20180034987A |