CIRCUITRY AND LAYOUTS FOR XOR AND XNOR LOGIC

배타적 오아 회로는 제 2 입력 노드에 의해 제어되는 패스 게이트를 포함한다. 패스 게이트는 그래서 제어되는 경우 제 1 입력 노드에 존재하는 로직 상태의 버전을 출력 노드로 통과시키도록 접속된다. 송신 게이트는 제 1 입력 노드에 의해 제어된다. 송신 게이트는 그래서 제어되는 경우 제 2 입력 노드에 존재하는 로직 상태의 버전을 출력 노드로 통과시키도록 접속된다. 풀업 로직은 제 1 및 제 2 입력 노드들 모두에 의해 제어된다. 풀업 로직은 제 1 및 제 2 입력 노드들이 모두 하이인 경우 출력 노드를 로우로 구동하도록 접속된다....

Full description

Saved in:
Bibliographic Details
Main Author BECKER SCOTT T
Format Patent
LanguageEnglish
Korean
Published 20.03.2017
Subjects
Online AccessGet full text

Cover

Loading…
Abstract 배타적 오아 회로는 제 2 입력 노드에 의해 제어되는 패스 게이트를 포함한다. 패스 게이트는 그래서 제어되는 경우 제 1 입력 노드에 존재하는 로직 상태의 버전을 출력 노드로 통과시키도록 접속된다. 송신 게이트는 제 1 입력 노드에 의해 제어된다. 송신 게이트는 그래서 제어되는 경우 제 2 입력 노드에 존재하는 로직 상태의 버전을 출력 노드로 통과시키도록 접속된다. 풀업 로직은 제 1 및 제 2 입력 노드들 모두에 의해 제어된다. 풀업 로직은 제 1 및 제 2 입력 노드들이 모두 하이인 경우 출력 노드를 로우로 구동하도록 접속된다. 배타적 노아 회로는 풀업 로직이 제 1 및 제 2 입력 노드들이 모두 하이인 경우 출력 노드를 하이로 구동하도록 접속된 풀다운 로직으로 대체되는 것을 제외하고 배타적 오아 회로와 유사하게 정의된다. An exclusive-or circuit includes a pass gate controlled by a second input node. The pass gate is connected to pass through a version of a logic state present at a first input node to an output node when so controlled. A transmission gate is controlled by the first input node. The transmission gate is connected to pass through a version of the logic state present at the second input node to the output node when so controlled. Pullup logic is controlled by both the first and second input nodes. The pullup logic is connected to drive the output node low when both the first and second input nodes are high. An exclusive-nor circuit is defined similar to the exclusive-or circuit, except that the pullup logic is replaced by pulldown logic which is connected to drive the output node high when both the first and second input nodes are high.
AbstractList 배타적 오아 회로는 제 2 입력 노드에 의해 제어되는 패스 게이트를 포함한다. 패스 게이트는 그래서 제어되는 경우 제 1 입력 노드에 존재하는 로직 상태의 버전을 출력 노드로 통과시키도록 접속된다. 송신 게이트는 제 1 입력 노드에 의해 제어된다. 송신 게이트는 그래서 제어되는 경우 제 2 입력 노드에 존재하는 로직 상태의 버전을 출력 노드로 통과시키도록 접속된다. 풀업 로직은 제 1 및 제 2 입력 노드들 모두에 의해 제어된다. 풀업 로직은 제 1 및 제 2 입력 노드들이 모두 하이인 경우 출력 노드를 로우로 구동하도록 접속된다. 배타적 노아 회로는 풀업 로직이 제 1 및 제 2 입력 노드들이 모두 하이인 경우 출력 노드를 하이로 구동하도록 접속된 풀다운 로직으로 대체되는 것을 제외하고 배타적 오아 회로와 유사하게 정의된다. An exclusive-or circuit includes a pass gate controlled by a second input node. The pass gate is connected to pass through a version of a logic state present at a first input node to an output node when so controlled. A transmission gate is controlled by the first input node. The transmission gate is connected to pass through a version of the logic state present at the second input node to the output node when so controlled. Pullup logic is controlled by both the first and second input nodes. The pullup logic is connected to drive the output node low when both the first and second input nodes are high. An exclusive-nor circuit is defined similar to the exclusive-or circuit, except that the pullup logic is replaced by pulldown logic which is connected to drive the output node high when both the first and second input nodes are high.
Author BECKER SCOTT T
Author_xml – fullname: BECKER SCOTT T
BookMark eNrjYmDJy89L5WTQcfYMcg71DAmKVHD0c1HwcYz0Dw0JVnDzD1KIAGKQWIQfkOHj7-7pzMPAmpaYU5zKC6W5GZTdXEOcPXRTC_LjU4sLEpNT81JL4r2DjAwMzQ0MjA2NzMwdjYlTBQAd8Sex
ContentType Patent
DBID EVB
DatabaseName esp@cenet
DatabaseTitleList
Database_xml – sequence: 1
  dbid: EVB
  name: esp@cenet
  url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP
  sourceTypes: Open Access Repository
DeliveryMethod fulltext_linktorsrc
Discipline Medicine
Chemistry
Sciences
Physics
DocumentTitleAlternate XOR 및 XNOR 로직을 위한 회로 및 레이아웃
ExternalDocumentID KR20170031267A
GroupedDBID EVB
ID FETCH-epo_espacenet_KR20170031267A3
IEDL.DBID EVB
IngestDate Fri Jul 19 14:26:19 EDT 2024
IsOpenAccess true
IsPeerReviewed false
IsScholarly false
Language English
Korean
LinkModel DirectLink
MergedId FETCHMERGED-epo_espacenet_KR20170031267A3
Notes Application Number: KR20177006803
OpenAccessLink https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20170320&DB=EPODOC&CC=KR&NR=20170031267A
ParticipantIDs epo_espacenet_KR20170031267A
PublicationCentury 2000
PublicationDate 20170320
PublicationDateYYYYMMDD 2017-03-20
PublicationDate_xml – month: 03
  year: 2017
  text: 20170320
  day: 20
PublicationDecade 2010
PublicationYear 2017
RelatedCompanies TELA INNOVATIONS, INC
RelatedCompanies_xml – name: TELA INNOVATIONS, INC
Score 3.0401726
Snippet 배타적 오아 회로는 제 2 입력 노드에 의해 제어되는 패스 게이트를 포함한다. 패스 게이트는 그래서 제어되는 경우 제 1 입력 노드에 존재하는 로직 상태의 버전을 출력 노드로 통과시키도록 접속된다. 송신 게이트는 제 1 입력 노드에 의해 제어된다. 송신 게이트는 그래서 제어되는 경우...
SourceID epo
SourceType Open Access Repository
SubjectTerms BASIC ELECTRONIC CIRCUITRY
CALCULATING
COMPUTING
COUNTING
ELECTRIC DIGITAL DATA PROCESSING
ELECTRICITY
PHYSICS
PULSE TECHNIQUE
Title CIRCUITRY AND LAYOUTS FOR XOR AND XNOR LOGIC
URI https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20170320&DB=EPODOC&locale=&CC=KR&NR=20170031267A
hasFullText 1
inHoldings 1
isFullTextHit
isPrint
link http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfR1dT8Iw8IL4-aYo8QPNEs2eXNzGPugDMdCxgMhG5jDjiawbS4wGiJvx73utQ3nioUl7l1zapte7a-8D4C6xdNKKVVVhumqigWKYSpwZTDGzuabrTLUJ4dHII8_qT4ynyIwq8LGOhRF5Qr9FckTkqAT5vRD39er_EcsRvpX5A3tD0PLRDduOXFrHms3rgctOt90b-45PZUrbw0D2gl8cHmDdsjs7sIuKtM35offa5XEpq02h4h7D3hjpLYoTqLwva3BI17XXanAwKr-8a7AvfDSTHIElH-ancE8HAZ0MwmAqdTxHeu5M_Un4IqFFJ0XYOCzysCMqHZzBrdsLaV_BCcz-1jsbBpuzbdahulgu5ucgMdK0tJQYaStGNYZZcWYTjRhmilpOi9nGBTS2Ubrcjr6CIz7kDla62oBq8fk1v0aJW7AbsVE_mw99ow
link.rule.ids 230,309,783,888,25576,76882
linkProvider European Patent Office
linkToHtml http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwfR1dS8Mw8JjzY75pVfyYWlD6ZLHt-pWHIVu6sbq1G7WT7qk0-wBRuuEq_n0vcdM97SEQ7uC4hFzuLrkPgPuxbRA30zSVGZqFDoppqdnMZKo1m-qGwTSHEJ6NHIR2Z2g-J1ZSgo91LoyoE_otiiOiRI1R3gtxXy_-H7E8EVu5fGRvCJo_teO6p6y8Y93h_cAVr1lvDfpenyqU1ruREka_ODzAhu00dmAXjWyX9ztovTZ5XspiU6m0j2BvgPTy4hhK73MJKnTde02Cg2D15S3BvojRHC8RuJLD5Qk8UD-iQz-ORnIj9OReY9Qfxi8yenRygoPDkhAnotPBKdy1WzHtqMhA-rfetBttcls7g3I-z6fnIDNSs_UJMSduhmYMs7OZQ3RiWhO0clzmmBdQ3Ubpcjv6FiqdOOilPT_sXsEhR_FgK0OrQrn4_Jpeo_Yt2I3YtB-nZYCT
openUrl ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=CIRCUITRY+AND+LAYOUTS+FOR+XOR+AND+XNOR+LOGIC&rft.inventor=BECKER+SCOTT+T&rft.date=2017-03-20&rft.externalDBID=A&rft.externalDocID=KR20170031267A