Prozessor-Leistungsverbrauchsteuerung und Spannungsabsenkung über eine Mikroarchitektur-Bandbreitenbegrenzung
Verfahren, das Folgendes umfasst: an einen Prozessor eine erste Spannung anzulegen (308), wobei die erste Spannung unter einer zweiten Spannung liegt und die zweite Spannung die niedrigste kompatible Spannung für einen erweiterten Prozessor-Haltzustand ist; es dem Prozessor zu ermöglichen, Befehle b...
Saved in:
Main Authors | , , |
---|---|
Format | Patent |
Language | German |
Published |
29.05.2013
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Abstract | Verfahren, das Folgendes umfasst: an einen Prozessor eine erste Spannung anzulegen (308), wobei die erste Spannung unter einer zweiten Spannung liegt und die zweite Spannung die niedrigste kompatible Spannung für einen erweiterten Prozessor-Haltzustand ist; es dem Prozessor zu ermöglichen, Befehle beim Wecken aus dem erweiterten Prozessor-Haltzustand und bei der ersten Spannung auszuführen, indem eine maximale im Prozessor ausgeführte Befehlsdurchsatzrate begrenzt wird (306).
A method, device, and system are disclosed. In one embodiment the method includes supplying a processor with a first voltage. The method also includes allowing the processor to function within an enhanced processor halt state at the first voltage. The first voltage is a voltage below the lowest compatible voltage for the enhanced processor halt state. The method allows the processor to execute instructions upon waking from the enhanced processor halt state at the first voltage by throttling a maximum throughput rate of instructions being executed in the processor. |
---|---|
AbstractList | Verfahren, das Folgendes umfasst: an einen Prozessor eine erste Spannung anzulegen (308), wobei die erste Spannung unter einer zweiten Spannung liegt und die zweite Spannung die niedrigste kompatible Spannung für einen erweiterten Prozessor-Haltzustand ist; es dem Prozessor zu ermöglichen, Befehle beim Wecken aus dem erweiterten Prozessor-Haltzustand und bei der ersten Spannung auszuführen, indem eine maximale im Prozessor ausgeführte Befehlsdurchsatzrate begrenzt wird (306).
A method, device, and system are disclosed. In one embodiment the method includes supplying a processor with a first voltage. The method also includes allowing the processor to function within an enhanced processor halt state at the first voltage. The first voltage is a voltage below the lowest compatible voltage for the enhanced processor halt state. The method allows the processor to execute instructions upon waking from the enhanced processor halt state at the first voltage by throttling a maximum throughput rate of instructions being executed in the processor. |
Author | GAMSARAGAN, EDWARD JAHAGIRDAR, SANJEEV SIERS, SCOTT E |
Author_xml | – fullname: GAMSARAGAN, EDWARD – fullname: SIERS, SCOTT E – fullname: JAHAGIRDAR, SANJEEV |
BookMark | eNqNiz0OgkAUhLfQwr870FiSLEhibFGMhSYm2pNdGIFg3pK3uxaczc6LCYkHsJrM983MxYQMYSboyqaHtYbDMxrrPFX2BdasfFFbBw8eUOCpDG6dIhq90hbUjvjz1uAADSG4NC0bxUXdOLTOc5gqKjVjqKRRMagfHksxfainxeqXC7E-Zvf9KURncthOFSC4_JBFMpZyJ5NoG2_SZPPv7gs0mkka |
ContentType | Patent |
DBID | EVB |
DatabaseName | esp@cenet |
DatabaseTitleList | |
Database_xml | – sequence: 1 dbid: EVB name: esp@cenet url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP sourceTypes: Open Access Repository |
DeliveryMethod | fulltext_linktorsrc |
Discipline | Medicine Chemistry Sciences Physics |
ExternalDocumentID | DE102009041723B4 |
GroupedDBID | EVB |
ID | FETCH-epo_espacenet_DE102009041723B43 |
IEDL.DBID | EVB |
IngestDate | Fri Jul 19 17:11:54 EDT 2024 |
IsOpenAccess | true |
IsPeerReviewed | false |
IsScholarly | false |
Language | German |
LinkModel | DirectLink |
MergedId | FETCHMERGED-epo_espacenet_DE102009041723B43 |
Notes | Application Number: DE20091041723 |
OpenAccessLink | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20130529&DB=EPODOC&CC=DE&NR=102009041723B4 |
ParticipantIDs | epo_espacenet_DE102009041723B4 |
PublicationCentury | 2000 |
PublicationDate | 20130529 |
PublicationDateYYYYMMDD | 2013-05-29 |
PublicationDate_xml | – month: 05 year: 2013 text: 20130529 day: 29 |
PublicationDecade | 2010 |
PublicationYear | 2013 |
RelatedCompanies | INTEL CORPORATION |
RelatedCompanies_xml | – name: INTEL CORPORATION |
Score | 2.8561118 |
Snippet | Verfahren, das Folgendes umfasst: an einen Prozessor eine erste Spannung anzulegen (308), wobei die erste Spannung unter einer zweiten Spannung liegt und die... |
SourceID | epo |
SourceType | Open Access Repository |
SubjectTerms | CALCULATING CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION ANDCOMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION ANDCOMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THIR OWNENERGY USE COMPUTING COUNTING ELECTRIC DIGITAL DATA PROCESSING GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS PHYSICS TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINSTCLIMATE CHANGE |
Title | Prozessor-Leistungsverbrauchsteuerung und Spannungsabsenkung über eine Mikroarchitektur-Bandbreitenbegrenzung |
URI | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20130529&DB=EPODOC&locale=&CC=DE&NR=102009041723B4 |
hasFullText | 1 |
inHoldings | 1 |
isFullTextHit | |
isPrint | |
link | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwhV3JTsMwEB2Vst6ggFirHKA3i9A4TXuokLJUFaKLoKDeqjh2RFXJqbIIqd_GjR9jbKUsFzh6HI9kO7M8z4wNcHUbilZ0G3PSabUjQuMwJsyMVAaAQIeCOyZn6rxjMGz1n-n91J5WQK5rYfQ9oW_6ckSUqAjlPdf6evl9iOXr3Mrshs2RlNz1Jl2_UaJjVMg2Amjf7QbjkT_yGp7X9YPG8BF9XRUGMCnaa8ulG7CJrrSjUsCCF1dVpix_mpXePmyNkaPMD6DCRQ12vfXrazXYGZRB7xps6yzNKENiKYnZIchxmqxQSyUpeRA4BmU2w78SsW8RveLOFSJFklFIbjwtVTkw9ocsE3KhyB_vTKSGQPbGYL5IkzKcsED7Q9xQcsTJ2JRMIBqXKxxxBNe9YOL1CU5h9rVmMz_4PWPrGKoykeIEDJs6DIFLZDltRmNO28045pYpTGGHPLTCU6j_zevsvw_OYa-pX42wSbNzAdU8LcQl2u6c1fWCfwLf5KF0 |
link.rule.ids | 230,309,783,888,25578,76884 |
linkProvider | European Patent Office |
linkToHtml | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwhV1JT8JAFH5BXPCmqHHFHpTbxEKnUA7EpAtBpUAUDTfS6UwjIZmSLjHht3nzj_naFJeLHvvaecnM9C3fvGUArhqeaPmNgJNOy_AJDbyAMNXPMgAEOhS8rXKWnXe4w1b_md5P9WkJ5LoWJu8T-pY3R0SJ8lHek1xfL78Psew8tzK-YXMkhbe9SdeuF-gYFbKOANo2u854ZI-sumV1bac-fERfNwsDqBTttWbSDdhEN9vIeu07L2ZWmbL8aVZ6e7A1Ro4y2YcSF1WoWOvb16qw4xZB7yps51mafozEQhLjA5DjKFyhlgojMhA4BmU2xr8SsW_qv-LOpSJCkpJKrjwts3JgfO-xWMhFRv54ZyJSBLJX3PkiCotwwgLtDzE9yREn46NkAtG4XOGIQ7juOROrT3AKs681m9nO7xlrR1CWoRTHoOi0zRC4-FrbYDTg1GgGAddUoQrd457mnUDtb16n_31wCZX-xB3MBnfDhzPYbeY3SOik2TmHchKl4gLteMJq-eJ_ApuApGQ |
openUrl | ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=Prozessor-Leistungsverbrauchsteuerung+und+Spannungsabsenkung+%C3%BCber+eine+Mikroarchitektur-Bandbreitenbegrenzung&rft.inventor=GAMSARAGAN%2C+EDWARD&rft.inventor=SIERS%2C+SCOTT+E&rft.inventor=JAHAGIRDAR%2C+SANJEEV&rft.date=2013-05-29&rft.externalDBID=B4&rft.externalDocID=DE102009041723B4 |