Data processing device, has multiplexer including executing units with inputs for receiving data values from registers, output connected with memory, and control input controlled by parity bits
The device has a set of executing units (1a, 1b), where each of the executing units are assigned to registers (2a, 2b) for data values and parity bits (3a, 3b) for examining a integrity of the data values. A memory (12) is addressable by the executing units. A multiplexer (11) has inputs connected w...
Saved in:
Main Authors | , , |
---|---|
Format | Patent |
Language | English German |
Published |
21.06.2007
|
Subjects | |
Online Access | Get full text |
Cover
Loading…
Abstract | The device has a set of executing units (1a, 1b), where each of the executing units are assigned to registers (2a, 2b) for data values and parity bits (3a, 3b) for examining a integrity of the data values. A memory (12) is addressable by the executing units. A multiplexer (11) has inputs connected with the executing units for receiving the data values from the registers, an output connected with the memory, and a control input controlled by the parity bits. An independent claim is also included for a method for operating a data processing device.
Eine Datenverarbeitungseinrichtung umfasst mehrere Ausführungseinheiten (1a, 1b), wobei jeder Ausführungseinheit (1a, 1b) wenigstens ein Register (2a, 2b) für einen Datenwert und (3a, 3b) für Prüfinformation zur Überprüfung der Unversehrtheit des Datenwerts zugeordnet ist, einen durch die Ausführungseinheiten (1a, 1b) adressierbaren Speicher (12) und einen Multiplexer (11), der mit den Ausführungseinheiten (1a, 1b) verbundene Eingänge zum Empfang von Datenwerten aus den Registern (2a, 2b), einen mit dem Speicher (12) verbundenen Ausgang und einen über die Prüfinformation gesteuerten Steuereingang hat. Wenn ein Parityfehler über 3a/b entdeckt wird, werden immer alle zur Konsistenzerhaltung des Prozessors nötigen Register geschrieben und rückgelesen, und das Signal (15) ändert sich während des Schreibvorganges nicht. |
---|---|
AbstractList | The device has a set of executing units (1a, 1b), where each of the executing units are assigned to registers (2a, 2b) for data values and parity bits (3a, 3b) for examining a integrity of the data values. A memory (12) is addressable by the executing units. A multiplexer (11) has inputs connected with the executing units for receiving the data values from the registers, an output connected with the memory, and a control input controlled by the parity bits. An independent claim is also included for a method for operating a data processing device.
Eine Datenverarbeitungseinrichtung umfasst mehrere Ausführungseinheiten (1a, 1b), wobei jeder Ausführungseinheit (1a, 1b) wenigstens ein Register (2a, 2b) für einen Datenwert und (3a, 3b) für Prüfinformation zur Überprüfung der Unversehrtheit des Datenwerts zugeordnet ist, einen durch die Ausführungseinheiten (1a, 1b) adressierbaren Speicher (12) und einen Multiplexer (11), der mit den Ausführungseinheiten (1a, 1b) verbundene Eingänge zum Empfang von Datenwerten aus den Registern (2a, 2b), einen mit dem Speicher (12) verbundenen Ausgang und einen über die Prüfinformation gesteuerten Steuereingang hat. Wenn ein Parityfehler über 3a/b entdeckt wird, werden immer alle zur Konsistenzerhaltung des Prozessors nötigen Register geschrieben und rückgelesen, und das Signal (15) ändert sich während des Schreibvorganges nicht. |
Author | EL SALLOUM, CHRISTIAN TUMMELTSHAMMER, PETER KOTTKE, THOMAS |
Author_xml | – fullname: EL SALLOUM, CHRISTIAN – fullname: KOTTKE, THOMAS – fullname: TUMMELTSHAMMER, PETER |
BookMark | eNqNjbFuwkAMhjPQAVrewUu3VAqgDIwIqPoA3dFxMWDpYp98vrR5vL5ZL6XdO_m3vt-fF9WMhXFefR2cOYgqHlMivkKHA3ms4eYS9DkYxYCfqEDsQ-6mRll9tillJkvwQXYrOOaSL6Kg6JGGH9fkHlzIWIhKX9CVkqGmGiRbuQAvzOgNu7umx150rMFxNyFTCXf13xZK8zxCdEo2wrn8f6oeLi4kXP7Ox-r59fi-f3vBKCdM0XlktNPhuGrWTdM27bbdrnerzX973xNsZhs |
ContentType | Patent |
DBID | EVB |
DatabaseName | esp@cenet |
DatabaseTitleList | |
Database_xml | – sequence: 1 dbid: EVB name: esp@cenet url: http://worldwide.espacenet.com/singleLineSearch?locale=en_EP sourceTypes: Open Access Repository |
DeliveryMethod | fulltext_linktorsrc |
Discipline | Medicine Chemistry Sciences Physics |
DocumentTitleAlternate | Datenverarbeitungseinrichtung mit mehreren Ausführungseinheiten und Betriebsverfahren dafür |
ExternalDocumentID | DE102005059592A1 |
GroupedDBID | EVB |
ID | FETCH-epo_espacenet_DE102005059592A13 |
IEDL.DBID | EVB |
IngestDate | Fri Jul 19 11:31:22 EDT 2024 |
IsOpenAccess | true |
IsPeerReviewed | false |
IsScholarly | false |
Language | English German |
LinkModel | DirectLink |
MergedId | FETCHMERGED-epo_espacenet_DE102005059592A13 |
Notes | Application Number: DE20051059592 |
OpenAccessLink | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20070621&DB=EPODOC&CC=DE&NR=102005059592A1 |
ParticipantIDs | epo_espacenet_DE102005059592A1 |
PublicationCentury | 2000 |
PublicationDate | 20070621 |
PublicationDateYYYYMMDD | 2007-06-21 |
PublicationDate_xml | – month: 06 year: 2007 text: 20070621 day: 21 |
PublicationDecade | 2000 |
PublicationYear | 2007 |
RelatedCompanies | ROBERT BOSCH GMBH |
RelatedCompanies_xml | – name: ROBERT BOSCH GMBH |
Score | 2.6756773 |
Snippet | The device has a set of executing units (1a, 1b), where each of the executing units are assigned to registers (2a, 2b) for data values and parity bits (3a, 3b)... |
SourceID | epo |
SourceType | Open Access Repository |
SubjectTerms | CALCULATING COMPUTING COUNTING ELECTRIC DIGITAL DATA PROCESSING PHYSICS |
Title | Data processing device, has multiplexer including executing units with inputs for receiving data values from registers, output connected with memory, and control input controlled by parity bits |
URI | https://worldwide.espacenet.com/publicationDetails/biblio?FT=D&date=20070621&DB=EPODOC&locale=&CC=DE&NR=102005059592A1 |
hasFullText | 1 |
inHoldings | 1 |
isFullTextHit | |
isPrint | |
link | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwhV1LS8NAEF6K75tWxWeZg-bUYN41hyI2SSlCH0iV3sruJsVCm4QmUfvz_GfObhsfF71lH5nALt_M7OabGUKu0CozM6QIJMo01aK2pbq2zVXUiNwMHTwWuSIaudtzOk_Ww8geVUhcxsLIPKFvMjkiIooj3nOpr9PvSyxfciuzGzbFruSuPWz6Snk6bmiOoSt-qxkM-n7fUzyv6QdK7xF9XUMWbXNt17jH09ImutINgYjguSUiU9KfZqW9T7YGKDHOD0gliqtk1yurr1XJTnf907tKtiVLk2fYuUZidkg-fJpTSFc0fzQ_EEYC83V4oRmULMH3aAHTmM8KYaAAm7wQLGcoEMcZiCtYHE4LfEbXFVD3RdNXKUvIFmnAIxxZJHMQ5RtERoWsDkmR4xvABUGGo7u6EjMXhN1lHWgcwpr9vhJdtmY4ky1B1DzMl8Dw-0fkuh0MvY6KqzL-2oaxH_xeRPOYbMRJHJ0QoBONC1eSUWpYjjahDcu1mH3rGtih6-Ypqf0t6-y_Cedkr2TqGfoF2cgXRXSJ7kDOanIPPwG53bzt |
link.rule.ids | 230,309,783,888,25576,76876 |
linkProvider | European Patent Office |
linkToHtml | http://utb.summon.serialssolutions.com/2.0.0/link/0/eLvHCXMwhV1LT8JAEN4QfOBNUeMT56A90Uif2AMx0pag8opB443sbkskgbahrcrP8585W6iPi966j06T3Xwzs9tvZgg5R6vMNI8ikCiryTo1dNkyDC6jRuSaZ-KxyBLRyN2e2X7U756N5wIJ8liYLE_oW5YcERHFEe9Jpq-j70ssJ-NWxpdsgl3hdWvYcKT8dFyvmaoiOc2GO-g7fVuy7YbjSr0H9HXVrGibZVjqDZ6W1tDNrgtEuE9NEZkS_TQrrW2yPkCJQbJDCn5QJiU7r75WJpvd1U_vMtnIWJo8xs4VEuNd8uHQhEK0pPmj-QHPF5ivwguNIWcJvvtzmAR8mgoDBdjkqWA5Q4o4jkFcweJwlOIzuq6Aus-fvGayhGyRBtzHkXk4A1G-QWRUiKsQpgm-AVwQZDi6q0sxM0HYXVSBBh6s2O9L0XlrijPZAkTNw2QBDL-_Ry5a7tBuy7gqo69tGDnu70XU9kkxCAP_gAAd17hwJRmlqm7WxrSuWzozriwVOxRFOySVv2Ud_TfhjJTaw25n1Lnt3R-TrZy1pyonpJjMU_8UXYOEVbL9_ATG2r_g |
openUrl | ctx_ver=Z39.88-2004&ctx_enc=info%3Aofi%2Fenc%3AUTF-8&rfr_id=info%3Asid%2Fsummon.serialssolutions.com&rft_val_fmt=info%3Aofi%2Ffmt%3Akev%3Amtx%3Apatent&rft.title=Data+processing+device%2C+has+multiplexer+including+executing+units+with+inputs+for+receiving+data+values+from+registers%2C+output+connected+with+memory%2C+and+control+input+controlled+by+parity+bits&rft.inventor=EL+SALLOUM%2C+CHRISTIAN&rft.inventor=KOTTKE%2C+THOMAS&rft.inventor=TUMMELTSHAMMER%2C+PETER&rft.date=2007-06-21&rft.externalDBID=A1&rft.externalDocID=DE102005059592A1 |